0

bộ giải mã bcd sang thập phân có các lối vào a b c d các lối ra là f0 f1 f9 biểu diễn các số thập phân từ 0 1 9

Tài liệu THIẾT KẾ CƠ BẢN - Bộ so sánh 4 bit - Bộ giải mã BCD sang LED pptx

Tài liệu THIẾT KẾ BẢN - Bộ so sánh 4 bit - Bộ giải BCD sang LED pptx

Điện - Điện tử

... B < /b> so sánh bit 4 A < /b> AeqB AgtB B AltB B < /b> giải < /b> < /b> BCD-< /b> LED đoạn BCD < /b> LED BCD < /b> a < /b> BCD < /b> f g b LEDS e c d LEDS ALU a < /b> 8 b cin y B i tập: shifter ...
  • 11
  • 1,947
  • 22
Sử dụng MUX thiết kế mạch giải mã BCD sang LED 7 đoạn loại ca tốt chung

Sử dụng MUX thiết kế mạch giải BCD sang LED 7 đoạn loại ca tốt chung

Điện - Điện tử

... X 11 1 X X 10 X X 00 X 01 X 11 X X 10 1 X X 00 1 X 01 X 11 0 X X 10 X X - Tìm d: BA BA DC 00 01 11 10 00 1 X 01 1 X 11 1 X X 10 0 X X DC 00 01 11 10 - Tìm f: - Tìm e: BA BA DC 00 01 11 10 00 ... IKD1E – SD1E – HD1E d e f g Số hiển thị Trang 8 /13 B i tập nhóm Mơn: Kỹ thuật điện tử số - EG023 0 0 1 1 1 0 0 1 0 0 0 1 1 1 0 1 1 1 0 0 1 0 1 1 1 1 1 0 1 1 1 1 1 0 0 0 1 1 1 0 1 1 0 1 * B c ... X 01 0 X 11 0 X X 10 1 X X Nhóm Lớp ICD1E – IKD1E – SD1E – HD1E DC 00 01 11 10 Trang 9 /13 B i tập nhóm Mơn: Kỹ thuật điện tử số - EG023 - Tìm g: BA DC 00 01 11 10 00 X 01 X 11 X X 10 1 X X * B ớc...
  • 13
  • 16,972
  • 146
Qui tắc chuyển vế a+b+c=d sang a+b=d c

Qui tắc chuyển vế a+b+c=d sang a+b=d c

Trung học cơ sở - phổ thông

... c) - Lấy hai vật v a < /b> b vào < /b> khỏi h c sinh quan sát xem c n đ a < /b> c n b c < /b> c n khơng ? - Như ta c < /b> tính chất ? Nếu a < /b> = b  tính chất b =a < /b> Nếu a < /b> + c = b + c a < /b> =b - Đổi chỗ hai đ a < /b> c n cho  tính chất ... vật - H c sinh tìm tính chất d ng đ a < /b> c n a < /b> thường áp d ng tính chất sau : Nếu a < /b> = b a < /b> + c = b b sau thêm hai + c cân trọng lương vào < /b> Nếu a < /b> = b a < /b> + c = b + c Nếu a < /b> + c = b + c a < /b> = hai đ a < /b> c n (gọi ... Ap d ng : Tính 15 – ; – (-5) ; (-5) - ; ( -15 ) – (-5) 3./ B i : Giáo viên H c sinh - GV đặt vào < /b> hai đ a < /b> c n B i ghi I - Tính chất đẳng th c vật d ng kh c cho - Khi biến đổi đẳng th c ,ta c n c n...
  • 5
  • 148
  • 0
ĐÁP án a, b, c, d   lý THUYẾT hóa hữu cơ   dạy TRÊN lớp

ĐÁP án a, b, c, d lý THUYẾT hóa hữu dạy TRÊN lớp

Hóa học

... 2NaOH   2CH4 + K2CO3 + Na2CO3 Chất X A < /b> CH2(COOK)2 B CH2(COONa)2 C CH3COOK D CH3COONa C u 13 : Axit sau axit b o? A < /b> Axit axetic B Axit a< /b> ipic C Axit glutamic D Axit stearic C u 14 : Axit cacboxylic ... chất t c d ng với dung d ch AgNO3 NH3 tạo kết t a < /b> A B C D C u 12 : Cho chất : CH4, CH3Cl, H2CO3, CaCO3, CaC2, (NH2)2CO, CH3CHO, NaCN, NaHCO3, NaOOC– COONa, CCl4 Số chất hữu d y : A < /b> B C D C u 13 : ... CH3CHO, CH3COOH, CH3COOC2H5 C (C6 H10O5)n, C6 H12O6, CH3CHO, CH3COONH4, CH3COOH D C6 H10O5)n, C6 H12O6, CH3CHO, CH3COOH, CH3COONa C u 32: Một phân < /b> tử saccarozơ c < /b> A < /b> g c -glucozơ g c -fructozơ B hai...
  • 34
  • 446
  • 0
Luận văn: Thiết kế bộ giải mã nhị phân 16 bit ra pot

Luận văn: Thiết kế bộ giải nhị phân 16 bit ra pot

Điện - Điện tử - Viễn thông

... 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 ... thập < /b> phân < /b> ngõ tương ứng, c thể sau: 00 00 1 00 01 2 00 10 3 00 11 01 00 5 01 01 6 01 10 7 01 11 9 10 0 1 10 10 1 0 11 → 10 1 1 → 10 0 0 12 1 10 0 13 1 10 1 14 11 10 15 11 11 a)< /b> Trường hợp 1: M c t c động (tích c c) ... 1 1 1 0 1 1 1 1 1 1 0 1 1 1 1 1 0 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 B ng 2: B ng trạng thái m c tích c c thấp 1 1 1 1 1 1 1 1 1 1 1 1 1 1 Phương...
  • 17
  • 962
  • 0
Bộ giải mã 7 thanh chỉ thị các chữ số cơ số điếm 10 có điều kiện P2 doc

Bộ giải 7 thanh chỉ thị các chữ số số điếm 10 điều kiện P2 doc

Hóa học - Dầu khí

... HÌNH D NG VÀ KHOẢNG C CH C C CHÂN C A < /b> IC: 5)IC giải < /b> < /b> 74LS247 Ch c IC 74LS247: Đây IC chuyển từ < /b> nhị phân < /b> sang < /b> số tương ứng hiển thị led đoạn IC c < /b> ngõ tích c c m c thấp Mmạch logic IC hình ... hình mẫu Một chân led đư c nối với nhau( Anod chung Catod chung ), chân lại đ a < /b> ngồi để phân < /b> c c led Đây lọai đèn d ng hiển thị số từ đến 9, đèn gồm đọan a,< /b> b, c, d, e, f, g, b n đọan led (đèn nhỏ) ... led m c song song (đèn lớn).Qui ư c đọan cho b i: Khi tổ hợp đọan sáng tạo số thập < /b> phân < /b> từ - Led đoạn c < /b> hai loại loại anot chung catot chung: LED anot chung LED catot chung Đối với led đoạn ta...
  • 11
  • 321
  • 1
Cấp Giấy chứng nhận đăng ký phân phối tại Việt Nam bộ giải mã chương trình truyền hình nước ngoài pps

Cấp Giấy chứng nhận đăng ký phân phối tại Việt Nam bộ giải chương trình truyền hình nước ngoài pps

Thủ tục hành chính

... th c hiện: Tổ ch c TTHC yêu c u trả phí, lệ phí: Khơng Kết vi c th c TTHC: Giấy chứng nhận C c < /b> b c Mô tả b c Tên b c Chuẩn b hồ Nộp hồ Thẩm định hồ C c < /b> đài truyền hình chuẩn b hồ ... hồ Tờ khai đăng ký làm đại diện phân < /b> phối Việt Nam giải < /b> < /b> chương trình truyền hình nư c ngồi B n c < /b> c ng chứng giấy phép hoạt động, giấy phép thành lập quan, tổ ch c Số hồ sơ: 01 Tên mẫu đơn, ... mẫu tờ khai tờ khai đăng ký làm đại diện phân < /b> phối Việt Nam giải < /b> < /b> chương trình truyền hình nư c Yêu c u Yêu c u điều kiện để th c TTHC: Không Văn qui định Quyết định số 18 / 200 2/QĐ-BVH ...
  • 4
  • 321
  • 0
Giáo trình hình thành quy trình phân tích bộ giải mã lệnh các lệnh số học logic của bộ vi xử lý p3 docx

Giáo trình hình thành quy trình phân tích bộ giải lệnh các lệnh số học logic của bộ vi xử lý p3 docx

Cao đẳng - Đại học

... trang thái: c < /b> đ a < /b> 379h D7 D6 D5 D4 D3 D2 D1 D0 ERROR SLCT PE ACK BUSY c Thanh ghi điều khiển c < /b> đ a < /b> chỉ: 37AH D7 D6 D5 D4 D3 D2 D1 D0 Strobe AF INIT ( Ngắt 82 59 ) GVHD: Nguyễn Đình Phú SLCTIN ... delay1 giây Call 03 10 h ;gọi chương trình delay Mvi c, 08 h ;làm biến điếm cho chương trình x a < /b> Mvi a,< /b> 00 h ;nạp 00 vào < /b> A < /b> Vd3 sta 0a0< /b> 00 h ;gởi led để x a < /b> Dcr c ;giảm biến đếm Jnz vd3 ;quay lại vd3 ... + < /b> đối tượng: 0 1 bit thaáp bit cao + Ý ngh a:< /b> nội dung ô nhớ c < /b> đ a < /b> liên tiếp ADDR (ADDR +1) lưu trữ vào < /b> c p ghi HL Nội dung ô nhớ c < /b> đ a < /b> ADDR nạp vào < /b> ghi L, nội dung ô nhớ c < /b> đ a < /b> (ADDR +1) ...
  • 12
  • 379
  • 1
Giáo trình hình thành quy trình phân tích bộ giải mã lệnh các lệnh số học logic của bộ vi xử lý p4 pps

Giáo trình hình thành quy trình phân tích bộ giải lệnh các lệnh số học logic của bộ vi xử lý p4 pps

Cao đẳng - Đại học

... XC er PD F- c u -tr a < /b> c k c h a < /b> n g e Vi e c u -tr a < /b> c k w N bu y c Chữ A < /b> Chữ B Chữ C Chữ D Chữ E Chữ F Chữ P Chữ H Chữ U C < /b> thể tìm < /b> tương ứng lại 0 0 0 0 1 1 1 1 1 1 1 1 1 1 1 1 1 1 0 1 1 ... < /b> 00 01 02 03 Phím Phím A < /b> B < /b> 04 05 06 07 < /b> 08 09 0A < /b> 0B Phím C D E F < /b> 0C 0D 0E 0F B ng < /b> phím ch c năng: Phím T G R < /b> 10 11 12 13 GVHD: Nguyễn Đình Phú Phím S P K < /b> 14 15 16 17 SVTH: ... sử d ng cho EPROM c < /b> dung lượng kbyte, 4kbyte, 8kbyte sử d ng cho nhớ RAM c < /b> dung lượng 8kbyte c ch chuyển đổi Jump mainboard + EPROM c < /b> đ a < /b> từ 00 00h – 1FFFh + EPROM c < /b> đ a < /b> từ 200 0h – 3FFFh C ch...
  • 11
  • 378
  • 0
Giáo trình hình thành quy trình phân tích bộ giải mã lệnh các lệnh số học logic của bộ vi xử lý p5 ppt

Giáo trình hình thành quy trình phân tích bộ giải lệnh các lệnh số học logic của bộ vi xử lý p5 ppt

Cao đẳng - Đại học

... 22 21 20 19 18 17 16 15 D1 D0 Vcc /RxC /DTR /RTS /DSR Reset CLK TxD TxEMPTY /CTS Syndet/BR TxRDY (a)< /b> /CS /RD /WR C/ D D0 D1 D2 D3 D4 D5 D6 D7 CLK RST RxRDY TxRDY TxEMTy Vcc GND TxD /CS chíp chọn ... reset /DTR dada terminal ready /DSR – data set ready /RTS request to send /CTS clear to send TxD – transmit data RxD – receiver data TxRDy – transmit ready RxRDy – receiver ready TxEMTY – transmist ... D0 T c độ truyền Bit chẵn lẻ X0 không kiểm tra chẳn lẻ 01 kiểm tra lẻ 10 kiểm tra chẵn 00 đồng 01 không đồng x1 10 không đồng x 16 11 không đồng x64 Độ d i ký tự 00 bit 01 6bit 10 7bit 11 bit...
  • 12
  • 386
  • 0
Giáo trình hình thành quy trình phân tích bộ giải mã lệnh các lệnh số học logic của bộ vi xử lý p6 pot

Giáo trình hình thành quy trình phân tích bộ giải lệnh các lệnh số học logic của bộ vi xử lý p6 pot

Cao đẳng - Đại học

... 825 5A < /b> Từ đó, ta c < /b> b ng đ a < /b> vi mạch 825 5A < /b> nhö sau : IC A7< /b> A6< /b> A5< /b> A4< /b> A3< /b> A2< /b> A1< /b> A0< /b> Hex 825 5A-< /b> 1 0 0 0 0 00 0 0 0 1 03 825 5A-< /b> 2 0 0 0 04 0 0 1 07 825 5A-< /b> 3 0 0 0 08 0 0 1 0B 825 5A-< /b> 4 0 0 1 0 0C 0 0 1 1 0F ... hoạt động mode D6 D5 = 1x : nhóm A < /b> hoạt động mode C c < /b> bit D0 , D1 , D2 d ng để x c đònh c u hình cho nhóm B - Bit D0 d ng để thiết lập bit thấp c ng C D0 = c ng C cổng xuất liệu D0 = c ng C cổng nhập ... nhận đ a < /b> vào < /b> để l a < /b> chọn ghi c ng B ng đ a < /b> l a < /b> chọn ghi c ng: A1< /b> A0< /b> C ng ghi 0 C ng A < /b> Coång B Coång C 1 Thanh ghi điều khiển Chân 26 (Vcc) : nguồn VDC Chân (GND) : GND VDC III C U TR C B N TRONG...
  • 12
  • 356
  • 0
Giáo trình hình thành quy trình phân tích bộ giải mã lệnh các lệnh số học logic của bộ vi xử lý p7 ppsx

Giáo trình hình thành quy trình phân tích bộ giải lệnh các lệnh số học logic của bộ vi xử lý p7 ppsx

Cao đẳng - Đại học

... delay mvi a,< /b> 0ceh ;goi tu dk che out 01 h call delay lxi d, 6 500 h mvi a,< /b> 03 h ;goi tu lenh out 01 h call delay x1: in 01 ;doc tg trang thai ani 10 0 000 0 1b ;giu MSB va LSB cpi 81h jnz x1 ldax d mov l ,a < /b> ... cpi 81h jnz x2 ldax d mov h ,a < /b> out 00 h call delay mvi a,< /b> 21h out 01 h call delay inr e mvi a,< /b> 03 h out 01 h call delay x13: in 01 h ani 81h cpi 81h jnz x13 ldax d mov c ,a < /b> out 00 call delay mvi a,< /b> 21h out ... 01 h call delay mvi a,< /b> 40h out 01 h call delay mvi a,< /b> 0ceh out 01 h call delay mvi a,< /b> 26h out 01 h call delay y5: ani cpi jnz ;xoa cac ghi noi ;nap tu che ;nap tu lenh in 01 h 82h 82h y5 in 00 h mov e,a...
  • 9
  • 295
  • 0
Giáo trình hình thành quy trình phân tích bộ giải mã lệnh các lệnh số học logic của bộ vi xử lý p9 pdf

Giáo trình hình thành quy trình phân tích bộ giải lệnh các lệnh số học logic của bộ vi xử lý p9 pdf

Cao đẳng - Đại học

... ;kiem tra so ABCDEF data lai byte ;cat so HEX ADDR_H ;lay byte ADDR_H-MSD ;tru di 30 de so hex ;kiem tra so ABCDEF ;lay byte ADDR_H-LSD ;tru di 30 de so hex ;kiem tra so ABCDEF data lai byte ;cat ... rol al,cl mov ah,al inc di mov al,[di] ;lay so can go LSD sub al,30h ;tru di 30 de so hex call so_lon ;kiem tra so ABCDEF or al,ah ;or data lai byte mov [si],al ;cat so HEX ADDR_H add al ,1 mov dl,al ... tra so ABCDEF or al,ah ;or data lai byte mov [si],al ;cat so byte can goi dang HEX call goi_ht dec dl cmp dl ,0 jnz xxx1 ;quay lai vi chua inc inc inc jmp con_hex di di di xxx3 ;het ;bo byte cuoi...
  • 10
  • 311
  • 0
CHƯƠNG 4 ĐỘNG cơ DC và bộ GIẢI mã vị TRÍ

CHƯƠNG 4 ĐỘNG DC và bộ GIẢI vị TRÍ

Cao đẳng - Đại học

... thiết b < /b> h a < /b> c < /b> d y xung phù hợp với g c tr c quay Thiết b < /b> h a < /b> xung tr c không làm vi c Do c n c < /b> đếám để xung Thiết b < /b> h a < /b> cho biết vò trí tr c quay số xung đếm D ng thiết b < /b> h a < /b> c < /b> ... t c độ g c (rad/s) K : hệ số c u tạo động c c < /b> biểu th c : ứng K= pN 2 a < /b> ω= 2 a < /b> 60 mặt kh c ta c :< /b> từ biểu th c (2) ta coù: pN 2 a < /b> φ 2 a < /b> 60 pN E= Φn 6 0a < /b> E= : với : (3) = K e φ n Ke : hệ số ... tuổi thọ cao Encoder tiếp x c Encoder quang : Encoder quang loại thông d ng nhờ c < /b> độ x c cao d ng ánh sáng b n d n Encoder c < /b> phận : đ a < /b> Segment c < /b> phần suốt cho ánh sáng qua phần không cho ánh...
  • 18
  • 226
  • 0
Bộ giải mã 7 thanh chỉ thị các chữ số cơ số điếm 10 có điều kiện p1

Bộ giải 7 thanh chỉ thị các chữ số số điếm 10 điều kiện p1

Kĩ thuật Viễn thông

... vi c hiển thị LED đoạn theo < /b> BCD < /b> B n IC c ng NAND , đệm ngõ vào < /b> , c ng chuyển đổi AND-OR c ng NAND kết hợp với lái để tạo < /b> BCD < /b> cho vi c giải < /b> < /b> c ng chuyển đổi AND-OR Ngồi c < /b> thêm c ng ... BCD < /b> Riêng số 0 hiển thị tất ngõ vào < /b> m c cao _Khối giải < /b> mã:< /b> ta d ng IC 74247 : Đây IC chuyển từ < /b> nhị phân < /b> sang < /b> số tương ứng hiển thị led đoạn IC c < /b> ngõ tích c c m c thấp _Khối hiển thị :d ng ... c < /b> giá trị 10 0 K 2 .C NG T C: Ta sử d ng c ng t c tương ứng với số từ 1 9 Khi ta b m số c ng t c khối điều khiển ta c p cho khối < /b> h a < /b> tổ hợp < /b> nhị phân,< /b> tổ hợp < /b> nhị phân < /b> đ a < /b> đến khối giải < /b> mã...
  • 12
  • 674
  • 2
Tổng quan về HDL, VHDL, Verilog và thiết kế bộ giải mã dùng verilog

Tổng quan về HDL, VHDL, Verilog và thiết kế bộ giải dùng verilog

Công nghệ thông tin

... (enable) begin case(code) 0: data = 8 'b0 00 000 01; 1: data = 8 'b0 00 000 10 ; 2: data = 8 'b0 00 0 01 00; 3: data = 8 'b0 00 0 10 0 0; 4: data = 8 'b0 00 10 0 00; 5: data = 8 'b0 01 000 00; 6: data = 8 'b0 10 0 000 0; 7: data ... data = 8 'b1 00 000 00; endcase 38 end end endmodule Phần mạch thu đư c: 39 data ~11 2 enable code [0 2] data ~11 1 data ~1 10 data~ 10 9 data~ 10 8 data [0 7] data~ 10 7 data~ 10 6 data~ 10 5 40 Phần mạch mơ phỏng: ... ode r0~ 41 dec oder_out ~18 3 decoder_out [0 15 ] Dec ode r0~ 40 dec oder_out ~18 2 dec oder_out ~18 1 Dec ode r0~ 39 dec oder_out ~1 80 Dec ode r0~38 dec oder_out ~17 9 Dec ode r0~37 dec oder_out ~17 8 dec oder_out ~17 7...
  • 46
  • 1,784
  • 11
Tài liệu Giải mã bí ẩn Bãi đá cổ Sa Pa docx

Tài liệu Giải bí ẩn Bãi đá cổ Sa Pa docx

Xã hội học

... Trư c ông, Việt Nam gần ch a < /b> c < /b> tiền lệ vi c nghiên c u chữ viết c GS Lê Trọng Khánh chọn thời kỳ Hùng Vương khởi đầu cho trình nghiên c u chữ Việt c Vào < /b> khoảng năm 19 70, ơng c < /b> hàng loạt b o, ... b o, c ng b c ng trình nghiên c u b o chí Tuy nhiên, tận b y giờ, ông c < /b> đủ liệu để chứng minh c ch rõ ràng Hiện c ng trình thứ ông chữ viết c với tên gọi “Phát chữ viết khoa đẩu Văn h a < /b> Đơng ... Việt c đánh b i quân xâm lư c mạnh từ phương B c tràn xuống Trên kh c đá Sa Pa c < /b> hình mái nhà cong trống đồng Đông Sơn loại Ông khẳng định, từ kh c Sa Pa lên tới trống đồng Đông Sơn b c phát...
  • 2
  • 443
  • 0
Thực hiện bộ giải mã VITERBI trên FPGA

Thực hiện bộ giải VITERBI trên FPGA

Điện - Điện tử

... 1 Chương 2: Thuật giải < /b> < /b> Viterbi Th c giải < /b> < /b> Viterbi FPGA T= State 00 State 01 00 T= Trang 29 T= 00 T= 00 T= 00 11 11 11 10 00 11 10 T= 00 11 00 11 10 11 00 11 10 State 10 01 State 11 01 01 ... T= 00 3+ , 2+ : 1 11 11 00 10 1+ , 2+ : 2 11 10 S tate 10 3+ , 2+ : 1 01 01 S tate 11 01 01 01 10 01 10 01 1+ , 2+ : 10 ENC IN = 1 ENC OUT = 00 11 10 00 01 RECEIVED= 00 11 11 00 01 Hình 2. 20: ... hình b n T= S tate 00 S tate 01 0 T= T= 00 T= 00 T= 00 1 1 11 00 1 10 Accum ulated Error Metric = 3+ , 1+ : 11 00 11 2+ , 1+ : 1 S tate 10 3+ , 1+ : 01 S tate 11 01 10 01 01 10 EN IN = C 1 E OUT...
  • 131
  • 1,088
  • 1
2.3 - Bo giai ma pot

2.3 - Bo giai ma pot

Tài liệu khác

... 0 0 1 1 1 1 0 0 1 1 0 0 1 1 0 1 0 1 0 1 0 1 1 1 1 1 1 1 1 1 x x x x x x 1 1 0 1 x x x x x x 1 1 1 1 x xd x x x x 00 01 11 10 DC 10 1 10 0 0 0 10 1 11 1 e c a < /b> g f b 01 1 x1 x x x d 0 1 10 1 x x 1 ... h a:< /b> B ng Karnaugh: BAY Y Y Y 00 01 11 10 DC 1 00 01 10 0 01 0 0 1 1 0 0 0 x x 11 x x0 0 x x x x 10 10 x x 0 0 0 Y = D C BA 0 0 0 0 Y = DCBA 0 011 Y = 0 0 CBA Y = x x x x x x CBA x x x Y4 x C BA ... 0 Y = CBA 0 0 1 0 0 0 1 0 0 0 Y = C BA 0 0 0 0 C B A < /b> 1 0 0 Y5 = CBA 0 1 0 0 0 Y =0CBA 1 0 0 0 Y7 = CBA Y7 B < /b> giải < /b> < /b> nhị - thập < /b> phân < /b> Th c chuyển đổi từ < /b> BCD < /b> thành 10 tín hiệu đầu tơng ứng 10 ...
  • 8
  • 236
  • 0

Xem thêm