Chuong 5-Thiet ke mach LOGIC.pdf

25 2.5K 1
Chuong 5-Thiet ke mach LOGIC.pdf

Đang tải... (xem toàn văn)

Tài liệu hạn chế xem trước, để xem đầy đủ mời bạn chọn Tải xuống

Thông tin tài liệu

Thiet ke mach LOGIC

Trang 1

Một số sơ đồ điều khiển có nhớ

Thiết kế mạch tạo trễ bằng phần tử sốChuyển đổi từ sơ đồ dùng tiếp điểm sang

Trang 2

Ph−¬ng tr×nh ®Çu ra l«gic cña cuén hót K

Trang 3

Mạch chốt RS lμ mạch lật 2 trạng thái ổnđịnh Khi hai tín hiệu S vμ R đều ở mứclôgic thấp, đầu ra sẽ đ−ợc chốt lại (có nhớ)

Trang 4

Mạch chốt RS ba đầu vμo, sử dụng đầu vμocho phép nh− một điều kiện cần đối với cáctín hiệu đầu vμo.

Trang 5

Mạch chốt D cải tiến mạch chốt RS.

– Không xảy ra trường hợp cấm như đối với mạch chốt RS – Có thêm đầu vào E (cho phép) để chốt trạng thái

Mạch chốt D

Lí thuyết cơ bản lμ dựa vμo mạch chia tầnđể tạo trễ, với thời gian bất kì.

– Ví dụ với tần số xung nhịp là 100Hz, nếu chia đôi ta được 50 Hz (ứng với chu kì 0.02s), chia đôi tiếp ta được 25Hz (ứng với 0.04s), chia đôi tiếp ta được 12.5 Hz (ứng với 0.08s)

thiết kế mạch tạo trễ bằngphần tử số

Trang 6

Ví dụ: mạch đếm nhị phân 4 bít, sử dụngbộ chốt JK Với giản đồ xung nh− sau

Thiết kế mạch tạo trễ (dùng IC 4017)

Trang 7

Tạo thời gian trễ

– Bằng cách thay đổi độ rộng xung nhịp ta sẽ có các thời gian trễ khác nhau.

– Lựa chọn các đầu ra Q phù hợp, ta cũng có các thời gian trễ khác nhau.

Mạch tạo trễ hoμn chỉnh

Trang 8

Nguyên tắc:

– Xây dựng các phương trình hàm lôgic cho các cuộn hút đầu ra.

– Từ phương trình hàm tiến hành áp dụng các hàm lôgic cơ bản để xây dựng mạch điều khiển không tiếp điểm – Tiến hành tối giản hàm lôgic nếu cần.

Chuyển sơ đồ điều khiển có tiếpđiểm sang không tiếp điểm

Chuyển đổi các tiếp điểm thời gian sau

Trang 10

Đây lμ phương pháp dựa vμo sự mô tả công nghệnhờ bảng chân li, sau đó thiết kế mạch nhờ tối ưu

Trang 11

Trong hệ thống nμy ta cần thiết kế mạch điều khiển sao cho có thể giám sát sự tồntại của ngọn lửa vμ chỉ cho phép chất thảivμo buồng đốt khi lửa đang cháy.

Trang 12

Dựa vμo bảng chân lí, ta nhận thấy có thểsử dụng hμm AND để thiết kế.

Trang 14

sử dụng sơ đồ thuật toán để thiếtkế mạch điều khiển lôgic

Những khái niệm cơ bản về cấu trúc SFC (grafcet)

– Hoạt động theo một tuần tự hoặc nhiều tuần tự.

– Trong mỗi tuần tự có nhiều bước, mỗi một bước thể hiện một trạng thái của hệ.

– Giữa các bước là các điều kiện

Trang 15

Các điều kiện:

Là một tổ hợp các yêu cầu lôgíc, khi thoả mãn đầy đủ các yêu cầu này, hệ thống có thể chuyển đổi từ bước này sang bước khác Các điều kiện được kí hiệu bằng chữ cái T

Được thể hiện bằng đường mũi tên trên sơ đồ, cho biết mối liên hệ qua lại giữa trạng thái và điều kiện, ngoài ra chúng cũng cho biết được

Trang 16

Để thể hiện sự tích cực của bước người ta dùng dấu chấm đặt bên trong bước đó.

Hệ thống chuyển từ bước này sang bước khác phải thoả mãn đồng thời 2 yếu tố

– Bước trước đó đang tích cực– Điều kiện phải tích cực

Khi xảy ra chuyển bước thì bước mới được xác lập và bước cũ bị xoá bỏ

Các quy tắc vận động của SFC

Trang 17

Kh¶o s¸t vÝ dô sau:

§iÒu kiÖn d¹ng xung

§iÒu kiÖn d¹ng s−ên xung

Trang 18

Điều kiện thời gian

Điều kiện thời gian kết hợp

Kiểu tác động này gắn với các biến lôgíc, giá trị của biến tồn tại hoặc thay đổi ngay khi

Trang 20

Hội tụ and

Điều kiện T2 đến thì hệ hội tụ từ S41 và S51 về S10

Trang 21

Bμi to¸n ®iÒu khiÓn khoan cÇn

Trang 22

Hạ khoan tới vị trí thấp (Khoan) Chờ 0,5s ở vị trí thấp (Khoan)

Nâng khoan tới vị trí cao (Dừng khoan, dừng bơm nước)

Tháo vật liệu (bằng tay)

Lựa chọn các giai đoạn của hệ thống

– Chia nhỏ hệ thống thành các bước, xác định cụ thể thứ tự các bước.

– Với mỗi bước ta xác định hành động cụ thểgắn với mỗi bước.

Ngày đăng: 24/08/2012, 15:43

Hình ảnh liên quan

Sử dụng bảng chân li vμ bảng Cacnô để thiết kế mạch lôgic.thiết kế mạch lôgic. - Chuong 5-Thiet ke mach LOGIC.pdf

d.

ụng bảng chân li vμ bảng Cacnô để thiết kế mạch lôgic.thiết kế mạch lôgic Xem tại trang 1 của tài liệu.
Một số sơ đồ điều khiển có nhớ - Chuong 5-Thiet ke mach LOGIC.pdf

t.

số sơ đồ điều khiển có nhớ Xem tại trang 1 của tài liệu.
nhờ bảng chân li, sau đó thiết kế mạch nhờ tối −u - Chuong 5-Thiet ke mach LOGIC.pdf

nh.

ờ bảng chân li, sau đó thiết kế mạch nhờ tối −u Xem tại trang 10 của tài liệu.
bằng bảng CácNô - Chuong 5-Thiet ke mach LOGIC.pdf

b.

ằng bảng CácNô Xem tại trang 10 của tài liệu.
Dựa vμo bảng chân lí, ta nhận thấy có thể sử dụng hμm AND  để thiết kế. - Chuong 5-Thiet ke mach LOGIC.pdf

a.

vμo bảng chân lí, ta nhận thấy có thể sử dụng hμm AND để thiết kế Xem tại trang 12 của tài liệu.
Ta có bảng chân lí sau. - Chuong 5-Thiet ke mach LOGIC.pdf

a.

có bảng chân lí sau Xem tại trang 12 của tài liệu.
Từ bảng chân lí ta có ph−ơng trình hμm nh− sau, viết d−ới dạng minterm. - Chuong 5-Thiet ke mach LOGIC.pdf

b.

ảng chân lí ta có ph−ơng trình hμm nh− sau, viết d−ới dạng minterm Xem tại trang 13 của tài liệu.
Tuy nhiên ta có thể tiến hμnh tối −u nhờ bảng Cácnô. - Chuong 5-Thiet ke mach LOGIC.pdf

uy.

nhiên ta có thể tiến hμnh tối −u nhờ bảng Cácnô Xem tại trang 13 của tài liệu.

Từ khóa liên quan

Tài liệu cùng người dùng

Tài liệu liên quan