Tiểu luận viễn thông mạch lọc vi dải

4 226 0
Tiểu luận viễn thông mạch lọc vi dải

Đang tải... (xem toàn văn)

Thông tin tài liệu

Nhóm 7: 1. Huỳnh Trằm 1090983 2. Phan Thị Thu Vân 1091087 3. Nguyễn Thành Luân 1090948 MẠCH LỌC VI DẢI 1. Lọc hạ thông: - Mô hình mạch lọc dùng phần tử tập trung: L=3.3nH L1 C=1pF C2 C=1pF C1 ZO=50Ω Port_3 ZO=50Ω Port_4 -Tiến hành thiết kế mạch lọc vi dải dùng mạch in RO3003 ½ oz ED 10 mil, tần số cắt 4Ghz. Sử dụng phần mềm AppCAD tính toán được các giá trị cho mạch dùng phần tử phân tán: W c = 0,62 mm , L C = 6,05 mm W L = 0,019 mm, L L = 6,69 mm Với thông số như trên, mạch chưa đạt yêu cầu, sau khi tinh chỉnh lại mạch có thông số như sau: ZO=50Ω Port_1 ZO=50Ω Port_2 W=0.62mm EN1 2 1 WS=0.62mm W2=0.019mm W1=0.62mm TE1 2 1 WS=0.62mm W2=0.62mm W1=0.019mm TE2 W=0.62mm EN2 L=6.972mm W=0.62mm TL3 L=3.869mm W=0.019mm TL2 L=6.767mm W=0.62mm TL1 - Đồ thị biểu diễn thông số S[1,1], S[1,2] Frequency (MH z) S[2,1], S[4,3] (dB) -80 -72 -64 -56 -48 -40 -32 -24 -16 -8 0 S [ 1 , 1 ] , S [ 3 , 3 ] ( d B ) -70 -63 -56 -49 -42 -35 -28 -21 -14 -7 0 Frequency (MH z) 100 890 1680 2470 3260 4050 4840 5630 6420 7210 8000 S[2,1] S[1,1] S[4,3] S[3,3] 4133.333 MHz -3.026 dB -3.568 dB Nhận xét: mạch lọc hạ thông dùng phần tử phân tán có độ dốc hơn mạch lọc dùng phần tử tập trung. II.Mạch lọc thượng thông: -Mạch dùng phần tử tập trung: ZO=50Ω Port_4 ZO=50Ω Port_3 L=3.3nH L1 L=3.3nH L2 C=1pF C1 - Các thông số thiết kế mạch lọc thượng thông vi dải , tần số cắt 1,9Ghz (tính toán bằng AppCAD): W c = 0,617 mm, L C = 14 mm W L = 0,0193 mm, L L = 12,75 mm Sau khi tinh chỉnh để được kết quả tối ưu nhất, mạch có dạng sau: ZO=50Ω Port_2 ZO=50Ω Port_1 L=4.789mm W=0.0193mm TL2 L=4.671mm W=0.0193mm TL3 21 WS=0.0193mm W2=0.617mm W1=0.617mm TE1 21 WS=0.0193mm W2=0.617mm W1=0.617mm TE2 L=17.164mm W=0.617mm TL1 - Đồ thị diễu diễn S[1,1], S[2,1] Frequency (MH z) S[2,1], S[4,3], S[3, 3] (dB) -90 -81 -72 -63 -54 -45 -36 -27 -18 -9 0 S [ 1 , 1 ] ( d B ) -70 -63 -56 -49 -42 -35 -28 -21 -14 -7 0 Frequency (MH z) 100 890 1680 2470 3260 4050 4840 5630 6420 7210 8000 S[2,1] S[1,1] S[4,3] S[3,3] 2042.342 MHz -3.474 dB -2.992 dB Nhận xét: Mạch lọc thượng thông dùng phần tử phân tán có độ dốc thấp hơn mạch dùng phần tử phân tán. . 1090948 MẠCH LỌC VI DẢI 1. Lọc hạ thông: - Mô hình mạch lọc dùng phần tử tập trung: L=3.3nH L1 C=1pF C2 C=1pF C1 ZO=50Ω Port_3 ZO=50Ω Port_4 -Tiến hành thiết kế mạch lọc vi dải dùng mạch in. dB -3.568 dB Nhận xét: mạch lọc hạ thông dùng phần tử phân tán có độ dốc hơn mạch lọc dùng phần tử tập trung. II .Mạch lọc thượng thông: -Mạch dùng phần tử tập trung:. mạch lọc thượng thông vi dải , tần số cắt 1,9Ghz (tính toán bằng AppCAD): W c = 0,617 mm, L C = 14 mm W L = 0,0193 mm, L L = 12,75 mm Sau khi tinh chỉnh để được kết quả tối ưu nhất, mạch

Ngày đăng: 03/06/2015, 10:34

Từ khóa liên quan

Tài liệu cùng người dùng

Tài liệu liên quan