Báo cáo môn thiết kế tổng hợp hệ thống số đề tài dice game

31 747 6
Báo cáo môn  thiết kế tổng hợp hệ thống số đề tài dice game

Đang tải... (xem toàn văn)

Tài liệu hạn chế xem trước, để xem đầy đủ mời bạn chọn Tải xuống

Thông tin tài liệu

Đại học Bách Khoa Hà Nội Viện Điện Tử - Viễn Thông Môn: Thiết kế tổng hợp hệ thống số Đề tài: Dice Game Dice game Giảng viên hướng dẫn: TS. Võ Lê Cường Nhóm sinh viên: Lê Văn Thuận 20092625 Nguyễn Đức Thịnh 20092594 Vũ Như Anh 20090164 Nguyễn Mạnh Tường 20093675 Lê Hồng Trung 20093648 Giảng viên hướng dẫn: TS. Võ Lê Cường Nhóm sinh viên: Lê Văn Thuận 20092625 Nguyễn Đức Thịnh 20092594 Vũ Như Anh 20090164 Nguyễn Mạnh Tường 20093675 Lê Hồng Trung 20093648 Nội dung: Nội dung: I.Mục đích I.Mục đích II.Yêu cầu II.Yêu cầu III.Mô tả III.Mô tả 1.Sơ đồ khối của thiết kế dice game 1.Sơ đồ khối của thiết kế dice game III.Mô tả III.Mô tả 1.Sơ đồ trạng thái của dice game 1.Sơ đồ trạng thái của dice game III.Mô tả III.Mô tả III.Mô tả III.Mô tả IV.Thiết kế hệ thống IV.Thiết kế hệ thống [...]... thái S4 IV Thiết kế hệ thống Khối clock divider IV Thiết kế hệ thống Khối counter IV Thiết kế hệ thống Khối Adder 3 bit IV Thiết kế hệ thống Register 4bit IV Thiết kế hệ thống Khối so sánh IV Thiết kế hệ thống Khối test logic IV Thiết kế hệ thống Khối controller IV Thiết kế hệ thống Toàn bộ hệ thống dicegame V.Thực hiện hệ thống VI .Tổng hợp trên Quartus II VI .Tổng hợp trên Quartus II VI .Tổng hợp trên...IV Thiết kế hệ thống  Chúng ta sử dụng “parameter” khai báo các trạng thái S0-S5 đại diện bởi số nhị phân 000-101 để dễ dàng phân biệt các trạng thái Từ khóa Always được sử dụng đầu tiên cho việc định nghĩa chuyển trạng thái theo xung clock Tín hiệu ROLL được phát ra khi nút BTN được ấn trừ trạng thái tiếp theo ở S2 hoặc S3 (thắng hoặc thua) IV Thiết kế hệ thống       Trạng... được thiết kế chống dội KEY0, ,KEY3 được kết nối trực tiếp đến Cyclone II FPGA Các nút nhấn cung cấp mức logic cao (3.3V) khi không nhấn và cung cấp logic thấp (0V) khi được nhấn KEY0 gán với chức năng reset KEY1 là BTN Đèn LEDG1 là đèn test thử xem đã nạp code thành công hay ko Đèn LEDG0 là WIN Đèn LEDR0 là LOSE Test trên KIT DE2  Để hiển thị được tổng trên led 7 thanh KIT DE2 thì phải chuyển tổng. .. CLOCK_50 trong KIT Test trên KIT DE2 Test trên KIT DE2 Test trên KIT DE2 Phân công công việc      Thuận: Tìm hiểu và thực hiện trên KIT DE2 ,Tổng hợp mạch Thịnh: clockDivider Như Anh: So sánh, cộng,TestLogic Tường:Slide,Controller Trung: Register,led7seg Dice game Cuối cùng nhóm xin gửi lời cảm ơn đến thầy và các anh đã tận tình giúp đỡ chúng em thực hiện bài tập lớn này . Thiết kế hệ thống IV. Thiết kế hệ thống Khối clock divider IV. Thiết kế hệ thống IV. Thiết kế hệ thống Khối counter IV. Thiết kế hệ thống IV. Thiết kế hệ thống Khối Adder 3 bit IV. Thiết kế hệ. hệ thống IV. Thiết kế hệ thống Register 4bit IV. Thiết kế hệ thống IV. Thiết kế hệ thống Khối so sánh IV. Thiết kế hệ thống IV. Thiết kế hệ thống Khối test logic IV. Thiết kế hệ thống IV. Thiết. tả III.Mô tả IV .Thiết kế hệ thống IV .Thiết kế hệ thống IV. Thiết kế hệ thống IV. Thiết kế hệ thống  Chúng ta sử dụng “parameter” khai báo các trạng thái S0-S5 đại diện bởi số nhị phân 000-101

Ngày đăng: 23/10/2014, 15:08

Từ khóa liên quan

Mục lục

  • Đại học Bách Khoa Hà Nội Viện Điện Tử - Viễn Thông

  • PowerPoint Presentation

  • Nội dung:

  • I.Mục đích

  • II.Yêu cầu

  • III.Mô tả

  • Slide 7

  • Slide 8

  • Slide 9

  • IV.Thiết kế hệ thống

  • IV. Thiết kế hệ thống

  • Slide 12

  • Slide 13

  • Slide 14

  • Slide 15

  • Slide 16

  • Slide 17

  • Slide 18

  • Slide 19

  • Slide 20

Tài liệu cùng người dùng

Tài liệu liên quan