Giáo trình hướng dẫn tìm hiểu những cách sử dụng khái niệm về tập mở trong toán học phần 9 docx

11 429 0
Giáo trình hướng dẫn tìm hiểu những cách sử dụng khái niệm về tập mở trong toán học phần 9 docx

Đang tải... (xem toàn văn)

Tài liệu hạn chế xem trước, để xem đầy đủ mời bạn chọn Tải xuống

Thông tin tài liệu

led 20mA Vì ta phải dùng điện trở để hạn dòng Mặt khác họ TTL 74 dòng cực đại 16mA, thể lấy ngõ vi mạch để kích led Như ta phải dùng transistor đệm để kích cho led sáng Với dòng điện tải là 20mA, ta dùng transistor A C945, hai transistor có dòng tải cực C lớn chịu điện áp cao, mà ta dùng nguồn cung cấp 5V Nên yêu cầu kỹ thuật transistor coi thỏa hai loại transistor phổ biến thị trường Cả hai transistor làm việc chế độ bão hòa nên ta chọn chúng có hệ số khuếch đại  nhỏ Ở B562 chọn hệ số khuếch đại  = 20 C 945 hệ số khuếch đại  = 35 Vì transistor làm việc chế độ bão hòa nên transistor dẫn điện, áp rơi mối nối CE nhỏ: VCE = 0.3V Ta có: IB B562 = IC B562 /  = 20mA / 20 = 1mA IB C945 = IC C945 /  = 20mA /35 = 0.6 mA Ở vi mạch loại TTL, mức logic có điện áp: Mức = 0.8V Mức = 3.5V R1 = [ VCC – (VL + VBE)] / IB B562 = [ 5V – (0.8 + 0.7)] / 1mA = 3.5 K Choïn R1 = 3.3 K R2 = (VCC – VBE )/ IB C945 = (5V – 0.7V) / 0.6mA = 7.2 K Choïn R2 = 10 K R3 có tác dụng hạn dòng qua led tránh gây hỏng led R3 = [VCC – (VCE1 + VCE2 + 2.4)]/ ITransistor = [5-(0.3+0.3+2.4)]/ 20 = 100 VII KHỐI NGUỒN: Cung cấp nguồn 5V cho tất vi mạch từ nguồn bên 9V thông qua vi mạch ổn áp 7805, tụ dùng kèm theo mạch để nâng cao chất lượng nguồn điện cho mạch Do SRAM lưu trữ thông số gọi nên phải có nguồn pin dự phòng cho SRAM để đề phòng liệu bị nguồn không Nguồn dự phòng pin sạc lại có giá trị điện áp 3.6 VDC 0s 9V 7805 TD 1N4007 + 1000uF 47 + 1N4007 0.03uF * Mạch pich up cho nhớ: 220 1N4007 D1  1N4007 1N4007   +5V  3V D3 D2   Nguyên lý: Khi có nguồn 5V, phần qua D1 , R nạp vào pin, phần nuôi nhớ qua D2 Khi điện, pin phóng qua D3 nuôi nhớ  Thiết kế: - Chọn D1, D2, D3 loại 1N4007 - Vcc 5V - Sụt áp qua Diode 0.7V - Điện áp nguồn nuôi Ram là: Vng Ram = Vcc – Vd = 5V – 0.7V = 4.3V - Điện áp cho nguồn nuôi pin dự trữ: Vpin = Vcc – Vd3 – VR = 3V  VR = Vcc – Vd3 - Vpin = 5V – 0.7V – 3V  VR = 1.3V maø VR = I.R Chọn dòng nạp cho pin I = 10mA  R = VR / I = 1.3V / 10mA = 130  Chọn R = 220 * Mạch Reset Để Reset CPU 8031 chân RST (chân reset 8031) mức cao Biến trở cần đủ nhỏ để tránh trường hợp dòng nạp cho tụ phân cực bên 8031 chọn R1 = 0.1K Điện áp chân RST là: Vrst = Vcc.e-T/t T V  ln cc t Vrst t  T V ln cc Vrst e-T/t = Vcc / Vrst t = R.C : khoảng thời gian từ lúc đóng nguồn C T V R ln cc Vrst Giả sử điện áp Vrst 3V  RC = 3.9 10-6 Do Vrst lớn  để đảm bảo dùng reset ta chọn: C = 10F ; R = 8.2 K Mạch reset hệ thống: +5V +5V 0.1K 10uF   RST  8.2K Chân Reset 8031 tác động mức cao Khi cho nguồn 5V vào, tụ nạp đầy Sau tụ phóng qua chân reset toàn mạch reset từ đầu VIII Nguyên Lý Hoạt Động Chung: Giả sử thuê bao sử dụng hệ tone cho phép đảo cực, chân head để hở - Khi thuê bao nhấc máy tín hiệu từ tổng đài điện thoại gửi vào chân làm cho ISO1 ISO2 hoạt động tùy theo ta chọn đầu vào hay head làm cho 4N351 4N352 hoạt động có dòng điện chạy qua R4 vào 4N351 dẫn hay qua R3 làm cho 4N352 dẫn - Khi 4N352 hoạt động, đồng nghóa với chân RXD 8031 xuống mức logic Chân TXD mức logic 1, chương trình phần mềm hiểu tác động theo chế độ đảo cực Tín hiệu INTERUP1 từ chân 13 8031 qua R6 phân cực cho Q1 làm cho tiếp điểm rơle đóng cuộn dây rơle hoạt động - Tín hiệu tương tự từ tổng đài đưa đến qua R8 tiếp tục qua C7 qua R9 đến chân đảo cực –IN IC MT8870 - Khi MT8870 nhận tín hiệu đảo cực chân 15 tức STD lên mức logic làm cho chân 12 vi điều khiển 8031 ngắt T0 Đồng thời chân 28 cho hoạt động mức logic có địa 8000, chân 17 8031 chân RD cho phép đọc liệu mức logic - Tín hiệu từ chân 28 qua IC5A mức logic kết hợp chân 17 8031 mức logic qua IC5C tín hiệu 1, làm cho chân TOE MT8870 tác động - Chân TOE (chân 10) MT8870 tác động ngỏ vào mức logic xuất ngỏ Q1 đến Q4 Data đưa CPU để điều khiển phận giải mã địa - Để cho khối giải mã hoạt động phải có xung clock vào chân QA đến QH IC 741641 QA đến QB IC 741642 Lúc này, chân 16 chân cho phép viết 8031 mức logic nên ngỏ IC5B mức logic tức có xung vào IC74164 nên cho phép chân A, B gửi chân timer1 8031, CPU xử lý cho data port - Khi có xung clock tác động đồng thời chân QA đến QH IC 741641 QA đến QB IC 741642 tác động vào tất chân katot hệ thống 10 led đoạn nhằm tạo cho 10 led đoạn sẳn sàng hoạt động có tác động port từ CPU gửi đến - CPU xử lý kiện đưa thông qua chương trình quản lý đưa EPROM, RAM để đưa địa giải mã thông qua 10 led đoạn SƠ ĐỒ KHỐI CỦA MÁY TÍNH CƯỚC ĐIỆN THOẠI RAM NHỚ CHỐT DATA CPU EPROM XUNG CK ĐẢO CỰC KHUẾCH ĐẠI CÔNG SUẤT GIẢI MÃ ĐỊA CHỈ RƠLAY DTMF THU NGUỒ N LED HIỂN THỊ LƯU ĐỒ CHƯƠNG TRÌNH CHÍNH START N Nhấc Máy Y Demo Led Có Lập Trình N Y Gọi Lập Trình Hiển Thị Kết Quả Đọc Số Quay Hiển thị Số Quay Có Đảo Cực N Đếm Thời Gian Y Nhận Đảo Cực N t  10s Y A B B A Đếm Thời Gian Đàm Thoại Hiển Thị Thời Gian Đàm Thoại N Gác Máy Y Chuyển giá trị thời Tăng số gọi lên END MỤC LỤC  Trang Phần I : Dẫn nhập I II III IV Đặc vấn đề Mục đích yêu cầu đề tài Giới hạn đề tài Phương pháp thực thi đề tài 1 Phần II : Lý thuyết Chương I : Giới thiệu chung mạng điện thoại I Sơ lược mạng điện thoại II Các chức hệ thống tổng đài III Các thông tin báo hiệu điện thoại IV Tín hiệu điện thoại Chương II : Khái quát chung máy điện thoại I Nguyên lý thông tin điện thoại II Những yêu cầu máy điện thoại III Những chức máy điện thoại IV Phân loại máy điện thoại V Phương pháp xây dựng mạch điện cho máy điện thoại VI Lắp đặt máy điện thoại 3 11 12 12 12 14 15 Chương III : Máy điện thoại ấn phím I Các khối máy điện thoại II Kỹ thuật gởi số xung lưỡng âm đa tần (Dual tone multifrequency : DTMF) III Nguyên lý mạch điện máy điện thoại ấn phím Chương IV : Nguyên lý tính cước điện thoại I Phương pháp tính cước II Nguyên tắc tính cước III Tiêu chuẩn tính cước gọi đường dài IV Kỹ thuật ghi cước tổng đài V Quay số giá cước Chương V : Lý thuyết vi điều khiển 8031 I Giới thiệu chung p 8031 II Chức chân III Giới thiệu chức chip vi điều khiển 8031 18 20 22 29 33 33 36 39 44 45 51 Phaàn III : Thiết Kế Chương I : Sơ đồ khối – nguyên lý hoạt động I Sơ đồ khối II Chức khối III Giải thích sơ lược nguyên lý hoạt động mạch 58 59 60 Chương II : Thiết kế giải thích nguyên lý hoạt động máy theo khối I Khối xử lý trung tâm (CPU) II Khối tạo xung CK III Khối Ram – Rom IV Khối chốt địa V Khối nhận âm hiệu – Giải mã bàn phím VI Khối giải mã địa – hiển thị VII Khối nguồn VIII.Nguyên lý hoạt động chung IX Lưu đồ Phần IV : Phuï luïc 61 62 63 66 67 72 74 76 80 SƠ ĐỒ NGUYÊN LÝ MẠCH GIẢI MÃ ĐỊA CHỈ – HIỂN THỊ SƠ ĐỒ NGUYÊN LÝ MẠCH THU DTMF ... điện chạy qua R4 vào 4N351 dẫn hay qua R3 làm cho 4N352 dẫn - Khi 4N352 hoạt động, đồng nghóa với chân RXD 8031 xuống mức logic Chân TXD mức logic 1, chương trình phần mềm hiểu tác động theo chế... 8031 18 20 22 29 33 33 36 39 44 45 51 Phần III : Thiết Kế Chương I : Sơ đồ khối – nguyên lý hoạt động I Sơ đồ khối II Chức khối III Giải thích sơ lược nguyên lý hoạt động mạch 58 59 60 Chương II... GIẢI MÃ ĐỊA CHỈ RƠLAY DTMF THU NGUỒ N LED HIỂN THỊ LƯU ĐỒ CHƯƠNG TRÌNH CHÍNH START N Nhấc Máy Y Demo Led Có Lập Trình N Y Gọi Lập Trình Hiển Thị Kết Quả Đọc Số Quay Hiển thị Số Quay Có Đảo Cực

Ngày đăng: 23/07/2014, 07:22

Từ khóa liên quan

Tài liệu cùng người dùng

  • Đang cập nhật ...

Tài liệu liên quan