cau hoi trac nghiem

60 3 0
cau hoi trac nghiem

Đang tải... (xem toàn văn)

Tài liệu hạn chế xem trước, để xem đầy đủ mời bạn chọn Tải xuống

Thông tin tài liệu

Chương 1 Giới thiệu chung 0 Trình tự xử lý thông tin của máy tính điện tử là 0 CPU > Đĩa cứng > Màn hình 0 Nhận thông tin > Xử lý thông tin > Xuất thông tin 0 CPU > Bàn phím > Màn hình 0 Màn hình > Má.

Chương Giới thiệu chung Trình tự xử lý thơng tin máy tính điện tử là: a CPU -> Đĩa cứng -> Màn hình b Nhận thơng tin -> Xử lý thông tin -> Xuất thông tin c CPU -> Bàn phím -> Màn hình d Màn hình - > Máy in -> Đĩa mềm Các chức máy tính: a Lưu trữ liệu, Chạy chương trình, Nối ghép với TBNV, Truy nhập nhớ b Trao đổi liệu, Điều khiển, Thực lệnh, Xử lý liệu c Lưu trữ liệu, Xử lý liệu, Trao đổi liệu, Điều khiển d Điều khiển, Lưu trữ liệu, Thực phép toán, Kết nối Internet Các thành phần máy tính: a RAM, CPU, ổ đĩa cứng, Bus liên kết b Hệ thống nhớ, Bus liên kết, ROM, Bàn phím c Hệ thống nhớ, Bộ xử lý, Màn hình, Chuột d Hệ thống nhớ, Bộ xử lý, Hệ thống vào ra, Bus liên kết Bộ xử lý gồm thành phần (không kể bus bên trong): a Khối điều khiển, Các ghi, Cổng vào/ra b Khối điền khiển, ALU, Các ghi c Các ghi, DAC, Khối điều khiển d ALU, Các ghi, Cổng vào/ra Hệ thống nhớ máy tính bao gồm: a Cache, Bộ nhớ b Bộ nhớ ngoài, ROM c Đĩa quang, Bộ nhớ d Bộ nhớ trong, Bộ nhớ Hệ thống vào/ra máy tính khơng bao gồm đồng thời thiết bị sau: a Đĩa từ, Loa, Đĩa CD-ROM b Màn hình, RAM, Máy in c CPU, Chuột, Máy quét ảnh d ROM, RAM, Các ghi Trong máy tính, có loại bus liên kết hệ thống sau: a Chỉ dẫn, Chức năng, Điều khiển b Điều khiển, Dữ liệu, Địa c Dữ liệu, Phụ thuộc, Điều khiển d Dữ liệu, Điều khiển, Phụ trợ Các hoạt động máy tính gồm: a Ngắt, Giải mã lệnh, Vào/ra b Xử lý số liệu, Ngắt, Thực chương trình c Thực chương trình, ngắt, vào/ra d Tính toán kết quả, Lưu trữ liệu, vào/ra Bộ đếm chương trình máy tính khơng phải là: a Thanh ghi chứa địa lệnh b Thanh ghi chứa lệnh thực c Thanh ghi chứa địa lệnh thực d Thanh ghi 10 11 Có loại ngắt sau máy tính: a Ngắt cứng, ngắt mềm, ngắt trung gian b Ngắt ngoại lệ, ngắt cứng, ngắt INTR c Ngắt mềm, ngắt NMI, ngắt cứng d Ngắt cứng, ngắt mềm, ngắt ngoại lệ Trong máy tính, ngắt NMI là: a Ngắt ngoại lệ khơng chắn b Ngắt mềm không chắn c Ngắt cứng không chắn d Ngắt mềm chắn 12 Khi Bộ xử lý thực chương trình, có ngắt (khơng bị cấm) gửi đến, nó: a Thực xong chương trình thực ngắt b Từ chối ngắt, không phục vụ c Phục vụ ngắt ngay, sau thực chương trình d Thực xong lệnh tại, phục vụ ngắt, cuối quay lại thực tiếp chương trình 13 Máy tính Von Newmann máy tính: a Chỉ có 01 xử lý, thực lệnh b Có thể thực nhiều lệnh lúc (song song) c Thực theo chương trình nằm sẵn bên nhớ d Cả a c 14 15 Máy tính ENIAC máy tính: a Do Bộ giáo dục Mỹ đặt hàng b Là máy tính đời vào năm 1970 c Dùng vi mạch cỡ nhỏ cỡ vừa d Là máy tính giới Đối với tín hiệu điều khiển, phát biểu sau sai: a MEMR tín hiệu đọc lệnh (dữ liệu) từ nhớ b MEMW tín hiệu đọc lệnh từ nhớ c IOR tín hiệu đọc liệu từ cổng vào d IOW tín hiệu ghi liệu cổng vào 16 Phát biểu sau đúng: a INTR tín hiệu cứng chắn b INTR tín hiệu ngắt mềm c INTR tín hiệu ngắt cứng khơng chắn d INTR tín hiệu ngắt ngoại lệ 17 Phát biểu sau sai: a INTA tín hiệu CPU trả lời đồng ý chấp nhận ngắt b INTA tín hiệu gửi từ xử lý ngồi c INTA tín hiệu từ bên yêu cầu ngắt CPU d Cả a b 18 Phát biểu sau đúng: a HOLD tín hiệu CPU trả lời bên ngồi b HOLD khơng phải tín hiệu điều khiển c HOLD tín hiệu điều khiển xin ngắt d HOLD tín hiệu từ bên ngồi xin CPU nhường bus 19 Phát biểu sau đúng: a HLDA tín hiệu CPU chấp nhận nhường bus b HLDA tín hiệu CPU khơng chấp nhận nhường bus c HLDA tín hiệu yêu cầu CPU nhường bus d HLDA ngắt mềm 20 Cho đến nay, máy tính phát triển qua: a hệ b hệ c hệ d hệ 21 22 Trong giai đoạn phát triển máy tính, phát biểu sau đúng: a Thế hệ thứ dùng transistor b Thế hệ thứ ba dùng transistor c Thế hệ thứ dùng đèn điện tử chân không d Thế hệ thứ tư dùng vi mạch SSI MSI Trong giai đoạn phát triển máy tính, phát biểu sau sai: a Thế hệ thứ hai dùng transistor b Thế hệ thứ ba dùng transistor c Thế hệ thứ dùng đèn điện tử chân không d Thế hệ thứ tư dùng vi mạnh 23 Theo luật Moore, số lượng transistor tăng gấp đôi sau mỗi: a 22 tháng b 20 tháng c 18 tháng d 16 tháng 24 Tín hiệu điều khiển MEMR tín hiệu: a Đọc lệnh/dữ liệu từ ngăn nhớ b Ghi lệnh/dữ liệu ngăn nhớ c Đọc lệnh từ TBNV d Ghi lệnh TBNV 25 Tín hiệu điều khiển MEMW tín hiệu: a Đọc lệnh/dữ liệu từ ngăn nhớ b Ghi lệnh/dữ liệu ngăn nhớ c Ghi lệnh ngăn nhớ d Ghi liệu ngăn nhớ 26 Tín hiệu điều khiển IOR tín hiệu: a Đọc lệnh/dữ liệu từ ngăn nhớ b Ghi lệnh/dữ liệu ngăn nhớ c Đọc liệu từ TBNV d Ghi liệu TBNV 27 Tín hiệu điều khiển IOW tín hiệu: a Đọc lệnh/dữ liệu từ TBNV b Ghi lệnh/dữ liệu TBNV c Đọc liệu từ TBNV d Ghi liệu TBNV 28 Tín hiệu điều khiển INTR tín hiệu: a Từ bên gửi đến CPU xin ngắt b Từ CPU gửi ngồi xin ngắt c Từ nhớ gửi đến CPU xin ngắt d Từ CPU gửi đến nhớ xin ngắt 29 Tín hiệu điều khiển INTA tín hiệu: a CPU trả lời khơng chấp nhận ngắt b CPU trả lời chấp nhận ngắt c Từ bên gửi đến CPU xin ngắt d Ngắt ngoại lệ 30 Tín hiệu điều khiển HOLD tín hiệu: a CPU trả lời chấp nhận ngắt b CPU gửi xin dùng bus c Từ bên gửi đến CPU xin dùng bus d Từ bên gửi đến CPU trả lời khơng dùng bus 31 Tín hiệu điều khiển HLDA tín hiệu: a CPU trả lời không chấp nhận ngắt b CPU trả lời chấp nhận ngắt c Từ bên gửi đến CPU xin ngắt d CPU trả lời đồng ý nhường bus 32 Với tín hiệu điều khiển MEMR, phát biểu sau sai: a Là tín hiệu CPU phát b Là tín hiệu điều khiển truy nhập nhớ c Là tín hiệu điều khiển ghi d Là tín hiệu điều khiển đọc 33 Với tín hiệu điều khiển MEMW, phát biểu sau sai: a Là tín hiệu phát CPU b Là tín hiệu bên ngồi gửi đến CPU c Khơng phải tín hiệu truy nhập cổng vào/ra d Là tín hiệu điều khiển ghi 34 Với tín hiệu điều khiển IOR, phát biểu sau sai: a Là tín hiệu điều khiển truy nhập cổng vào/ra b Là tín hiệu điều khiển CPU phát c Là tín hiệu điều khiển đọc d Là tín hiệu điều khiển truy nhập CPU 35 Với tín hiệu điều khiển IOW, phát biểu sau sai: a Là tín hiệu từ bên ngồi xin ngắt cổng vào/ra b Là tín hiệu điều khiển CPU phát c Là tín hiệu điều khiển gửi đến cổng vào/ra d Là tín hiệu điều khiển ghi liệu 36 Với tín hiệu điều khiển INTR, phát biểu sau sai: a Là tín hiệu điều khiển từ bên ngồi gửi đến CPU b Là tín hiệu điều khiển CPU phát c Là tín hiệu yêu cầu ngắt d Là tín hiệu ngắt chắn 37 38 Với tín hiệu điều khiển INTA, phát biểu sau sai: a Là tín hiệu chấp nhận ngắt b Là tín hiệu điều khiển CPU phát c Là tín hiệu điều khiển ghi cổng vào/ra d Là tín hiệu điều khiển xử lý ngắt Với tín hiệu điều khiển NMI, phát biểu sau sai: a Là tín hiệu từ bên ngồi gửi đến CPU b Là tín hiệu ngắt chắn c Là tín hiệu ngắt khơng chắn d CPU khơng thể từ chối tín hiệu 39 Với tín hiệu điều khiển HOLD, phát biểu sau sai: a Là tín hiệu CPU phát b Là tín hiệu từ bên ngồi gửi đến CPU c Là tín hiệu xin nhường bus d Khơng phải tín hiệu đọc cổng vào/ra 40 Với tín hiệu điều khiển HLDA, phát biểu sau sai: a Là tín hiệu trả lời CPU b Là tín hiệu đồng ý nhường bus c Là tín hiệu từ bên ngồi gửi đến CPU xin ngắt d Khơng phải tín hiệu xin ngắt từ bên ngồi 41 Theo cách phân loại truyền thống, có loại máy tính sau đây: a Bộ vi điều khiển, máy tính cá nhân, máy tính lớn, siêu máy tính, máy vi tính b Máy tính xách tay, máy tính lớn, máy tính để bàn, máy vi tính, siêu máy tính c Máy tính xách tay, máy tính mini, máy tính lớn, siêu máy tính, máy chủ d Bộ vi điều khiển, máy vi tính, máy tính mini, máy tính lớn, siêu máy tính 42 Theo cách phân loại đại, có loại máy tính sau đây: a Máy tính để bàn, máy tính lớn, máy tính nhúng b Máy tính để bàn, máy chủ, máy tính nhúng c Máy chủ, máy tính mini, máy tính lớn d Máy tính mini, máy tính nhúng, siêu máy tính Chương Biễu diễn liệu số học máy tính Đối với số nguyên không dấu, bit, giá trị biểu diễn số 261 là: a 1001 0001 1011 c 1000 0111 biểu diễn Đối với số nguyên không dấu, bit, giá trị biểu diễn số 132 là: a 1001 0001 0100 c 1000 0111 biểu diễn Đối với số nguyên có dấu, bit, giá trị biểu diễn số 129 là: a 1001 0001 1011 c 1000 0111 biểu diễn b 1010 d Không b 1000 d Không b 1010 d Không Đối với số nguyên có dấu, bit, giá trị biểu diễn số 124 là: a 0111 1100 1011 c 0100 0111 biểu diễn Dải biễu diễn số nguyên không dấu, n bit máy tính là: a -> 2.n b 0101 d Không b -> 2.n - c -> 2n - d -> 2n Dải biễu diễn số nguyên có dấu, n bit máy tính là: a - 2(n - 1) -> (n - 1) b - 2.n - -> 2.n +1 n - n - c - - 1-> -1 d - 2n - -> 2n -1 - Sơ đồ thuật toán thực hiện: Start C:=0; A:=0; Bộ đếm:=n M chứa số bị nhân Q chứa số nhân Q0 = 1? Đúng Sai C,A:=A+M Dịch phải C, A, Q Dec(Bộ đếm) Sai Bộ đếm = 0? a Phép chia số nguyên không dấu b Phép nhân số nguyên không dấu c Phép nhân số nguyên có dấu d Phép chia số nguyên có dâu Đúng End Sơ đồ thuật toán thực hiện: Start A:=0; Q-1:=0; Bộ đếm:=n M chứa số bị nhân Q chứa số nhân = 10 Q0,-1Q = 01 A := A - M A := A + M = 11 Dịch phải A, Q,=Q00-1 Dec(Bộ đếm) Lưu ý: An-1 tái tạo Sai Đúng Bộ đếm = 0?End a Phép nhân số ngun khơng dấu b Phép nhân số ngun có dấu c Phép chia số nguyên không dấu d Phép chia số nguyên có dấu Đối với số nguyên có dấu, bit, dùng phương pháp “Dấu độ lớn”, giá trị biểu diễn số - 60 là: a 0000 1101 b 0000 1010 c 1011 1100 d 1100 1101 10 Đối với số nguyên có dấu, bit, dùng phương pháp “Dấu độ lớn”, giá trị biểu diễn số - 256 là: a 1100 1110 b 1010 1110 c 1100 1100 d Không thể biểu diễn 11 Đối với số nguyên có dấu, bit, dùng phương pháp “Mã bù 2”, giá trị biểu diễn số 101 là: a 0110 0101 b 0000 1100 c 0000 1110 d 0100 1010 12 Đối với số nguyên có dấu, bit, dùng phương pháp “Mã bù 2”, giá trị biểu diễn số - 29 là: a 1000 0000 b 1110 0011 c 1111 0000 d 1000 1111 13 Có biểu diễn “1110 0010” số nguyên có dấu, bit, dùng phương pháp “Dấu độ lớn”, giá trị là: a 136 b 30 c - 30 d - 136 14 Có biểu diễn “1100 1000” số nguyên có dấu, bit, dùng phương pháp “Mã bù 2”, giá trị là: a Khơng tồn b - 56 c 56 d 200 15 Bảng mơ tả q trình thực hiệnphép tính: A 0000 Q 0011 Q-1 M 1001 0111 0011 0001 1010 1101 1110 0011 1001 1100 1100 0110 1011 1 1 1001 1001 1001 1001 1001 1001 a × = 27 b 15 × = 135 Giá trị khởi tạo Aơ A - M SHR A, Q, Q-1 SHR A, Q, Q-1 Aơ A + M SHR A, Q, Q-1 SHR A, Q, Q-1 c (-7) × = -21 d × 27 = 135 16 Có biễu diễn “0000 0000 0010 0101” (dùng mã bù 2, có dấu), giá trị chúng là: a -37 b 37 c - 21 d 21 17 Bảng mơ tả q trình thực phép tính: A 1111 1110 0001 1110 1101 0000 1101 1010 1101 1101 1011 1110 1110 18 Q M = 0011 0101 Khởi tạo giá trị (số chia bị chia khác dấu) 1010 Dịch trái bit A, Q M khác dấu A đ A := A + M 1010 A khác dấu sau cộng đ Q0 = phục hồi A 0100 Dịch trái bit A, Q M khác dấu A đ A := A + M 0100 A khác dấu sau cộng đ Q0 = phục hồi A 1000 Dịch trái bit A, Q M khác dấu A đ A := A + M 1001 A dấu sau cộng đ Q0 = 0010 Dịch trái bit A, Q M khác dấu A đ A := A + M 0011 A dấu sau cộng đ Q0=1 a 245 : = 81, dư c 11 : = 3, dư Sơ đồ thuật toán thực hiện: b 59 : 15 = 3, dư 14 d (-11) : = (-3), dư (-2) Bộ đếm := n M chứa số chia (n bit) A,Q chứa số bị chia (2n bit) Start Dịch trái A,Q bit B := A Đúng M, A dấu? A := A - M Sai A := A + M A, B dấu A = Q = 0? Đúng Sai Q0 = 0; A := B Q0 = Dec(Bộ đếm) Sai Bộ đếm = 0? a Phép nhân số nguyên không dấu Đúng End A0 -> A10 Chip nhớ A A11 Y0 D0 -> D3 GY1 CS Chip nhớ RD WR a 2K x bit để có modul nhớ 4K x bit b 2K x bit để có modul nhớ 4K x bit c 2K x bit để có modul nhớ 2K x bit d 4K x bit để có modul nhớ 8K x bit 55 Hình vẽ sơ đồ kết nối IC SRAM: A0 -> A14 Chip nhớ A15 A Y0 D0 -> D7 GY1 CS Chip nhớ RD a 32K x bit để có modul nhớ 32K x 16 bit b 16K x bit để có modul nhớ 32K x bit c 32K x bit để có modul nhớ 64K x 16 bit d 32K x bit để có modul nhớ 64K x bit 56 Hình vẽ sơ đồ kết nối IC SRAM: WR A0 -> A9 A10 A11 Chip nhớ A Y0 B Y1 Y2 Y3 G Chip nhớ CS D0 -> D3 Chip nhớ Chip nhớ RD a 2K x bit để có modul nhớ 8K x bit b 2K x bit để có modul nhớ 8K x bit c 1K x bit để có modul nhớ 4K x bit d 1K x bit để có modul nhớ 4K x bit 57 Hình vẽ sơ đồ kết nối IC SRAM: WR A0 -> A12 A13 A14 Chip nhớ A Y0 B Y1 Y2 Y3 G Chip nhớ CS D0 -> D7 Chip nhớ Chip nhớ WR RD a 4K x bit để có modul nhớ 16K x bit b 8K x bit để có modul nhớ 32K x bit c 8K x bit để có modul nhớ 16K x bit d 8K x 16 bit để có modul nhớ 16K x 16 bit 58 Hình vẽ sơ đồ kết nối IC SRAM: A0 -> A12 Chip nhớ Chip nhớ A 13 A D4 -> D7 Y0 Chip nhớ G Y1 D0 -> D3 Chip nhớ CS Trang 42/53 RD WR a 8K x bit để có modul nhớ 16K x bit b 8K x bit để có modul nhớ 16K x bit c 8K x bit để có modul nhớ 16K x bit d 8K x bit để có modul nhớ 16K x 16 bit 59 Hình vẽ sơ đồ kết nối IC SRAM: A0 -> A11 Chip nhớ Chip nhớ A12 A D4 -> D7 Y0 D0 -> D3 G Y1 C S Chip nhớ Chip nhớ RD WR a 4K x bit để có modul nhớ 16K x bit b 8K x bit để có modul nhớ 8K x 16 bit c 8K x bit để có modul nhớ 16K x bit d 4K x bit để có modul nhớ 8K x bit 60 Với chip nhớ SRAM có n đường địa chỉ, m đường liệu dung lượng chip là: a 2m x n bit b 2n x m bit c 2m x n byte d 2n x m byte 61 Với chip nhớ SRAM có n đường địa chỉ, m đường liệu dung lượng chip là: a 2m x n bit b 22n x m bit c 22m x n bit d 2n x m bit 62 Với chip nhớ DRAM có n đường địa chỉ, m đường liệu dung lượng chip là: a 22m x n bit b 22n x m bit c 22m x n byte d 22n x m byte 63 Với chip nhớ DRAM có n đường địa chỉ, m đường liệu dung lượng chip là: a 2m x n bit b 22n x m bit c 22m x n bit d 2n x m bit 64 Đối với nhớ cache, xét nguyên lý định vị thời gian, phát biểu sau đúng: a Thơng tin vừa truy nhập xác suất bé sau truy nhập lại b Thơng tin vừa truy nhập xác suất lớn sau truy nhập lại c Thơng tin vừa truy nhập sau chắn khơng truy nhập lại d Thơng tin vừa truy nhập chắn sau truy nhập lại 65 Đối với nhớ cache, xét nguyên lý định vị không gian, phát biểu sau đúng: a Mục thông tin vừa truy nhập xác suất lớn sau mục lân cận truy nhập b Mục thông tin vừa truy nhập xác suất bé sau mục lân cận truy nhập c Mục thơng tin vừa truy nhập chắn sau mục lân cận truy nhập d Thơng tin vừa truy nhập chắn sau mục lân cận không truy nhập 66 Khi truy nhập cache, xét ánh xạ trực tiếp, phát biểu sau đúng: a Mỗi block ánh xạ vào line b Mỗi block ánh xạ vào line tập line xác định c Mỗi block ánh xạ vào line d Mỗi block ánh xạ vào bốn line xác định 67 Khi truy nhập cache, xét ánh xạ trực tiếp, phát biểu sau sai: a Mỗi block ánh xạ vào line b Mỗi block ánh xạ vào line tám line xác định c Mỗi block ánh xạ vào line d Mỗi block ánh xạ vào hai line xác định 68 Khi truy nhập cache, xét ánh xạ liên kết hoàn toàn, phát biểu sau đúng: a Mỗi block ánh xạ vào line b Mỗi block ánh xạ vào line bốn line xác định c Mỗi block ánh xạ vào line d Mỗi block ánh xạ vào mười sáu line xác định 69 Khi truy nhập cache, xét ánh xạ liên kết hoàn toàn, phát biểu sau sai: a Mỗi block ánh xạ vào line b Mỗi block ánh xạ vào line tám line xác định c Mỗi block không ánh xạ vào line d Mỗi block không ánh xạ vào bốn line xác định 70 Khi truy nhập cache, xét ánh xạ liên kết tập hợp, phát biểu sau đúng: a Mỗi block ánh xạ vào line b Mỗi block ánh xạ vào line tập line xác định c Mỗi block ánh xạ vào line tập line xác định d Mỗi block ánh xạ vào line 71 Khi truy nhập cache, xét ánh xạ liên kết tập hợp, phát biểu sau sai: a Mỗi block ánh xạ vào line tập line xác định b Mỗi block không ánh xạ vào line c Mỗi block ánh xạ vào line tập line xác định d Mỗi block ánh xạ vào tập line xác định Chương Hệ thống vào Không thể nối trực tiếp thiết bị ngoại vi (TBNV) với bus hệ thống, vì: a BXL khơng thể điều khiển tất TBNV b Tốc độ trao đổi, khuôn dạng liệu khác c Tất có tốc độ chậm BXL RAM d Tất ý Chức Modul vào/ra: a Nối ghép với BXL hệ thống nhớ b Nối ghép với nhiều TBNV c Cả a b d Cả a b sai Các thành phần TBNV: a Bộ chuyển đổi tín hiệu, Logic điều khiển, Bộ đệm b Bộ chuyển đổi trạng thái, Logic đọc, Bộ đếm tiến c Bộ chuyển đổi thời, Logic ghi, Bộ kiểm tra d Bộ chuyển đổi địa chỉ, Logic nhận, Bộ đếm lùi Đối với chức Modul vào/ra, phát biểu sau sai: a Điều khiển định thời gian b Một Modul nối ghép với TBNV c Trao đổi thông tin với BXL, với TBNV d Bộ đệm liệu, phát lỗi Có phương pháp địa hoá cổng vào/ra: a Vào/ra cách biệt b Vào/ra theo đồ nhớ c Vào theo đồ ghi d Cả a b Đối với phương pháp vào/ra cách biệt, phát biểu sau sai: a Không gian địa cổng không nằm không gian địa nhớ b Dùng lệnh truy nhập nhớ để truy nhập cổng c Tín hiệu truy nhập cổng truy nhập nhớ khác d Sử dụng lệnh vào/ra trực tiếp Đối với phương pháp vào/ra cách biệt, phát biểu sau đúng: a Không gian địa cổng nằm không gian địa nhớ b Dùng lệnh truy nhập nhớ để truy nhập cổng c Sử dụng lệnh vào/ra trực tiếp d Dùng chung tín hiệu truy nhập cho nhớ cổng vào/ra Đối với phương pháp vào/ra theo đồ nhớ, phát biểu sau sai: a Không gian địa cổng nằm không gian địa nhớ b Dùng lệnh truy nhập nhớ để truy nhập cổng c Cần có tín hiệu phân biệt truy nhập cổng hay nhớ d Dùng chung tín hiệu truy nhập cho cổng nhớ Đối với phương pháp vào/ra theo đồ nhớ, phát biểu sau đúng: a Không gian địa cổng nằm ngồi khơng gian địa nhớ b Phải phân biệt tín hiệu truy nhập nhớ hay cổng vào/ra c Sử dụng lệnh vào/ra trực tiếp d Dùng lệnh truy nhập nhớ để truy nhập cổng 10 11 Có phương pháp điều khiển vào/ra sau: a Vào/ra chương trình, ngắt, DMA b Vào/ra chương trình, hệ thống, DMA c Vào/ra ngắt, truy nhập CPU, DMA d Vào/ra ngắt, truy nhập CPU, hệ điều hành Với phương pháp vào/ra chương trình (CT), phát biểu sau sai: a Dùng lệnh vào/ra CT để trao đổi liệu với cổng b TBNV đối tượng chủ động trao đổi liệu c Khi thực CT, gặp lệnh vào/ra CPU điều khiển trao đổi liệu với TBNV d TBNV đối tượng bị động trao đổi liệu 12 Với phương pháp vào/ra chương trình (CT), phát biểu sau đúng: a Đây phương pháp trao đổi liệu đơn giản b Đây phương pháp trao đổi liệu nhanh c Thiết kế mạch phức tạp d Cả b c 13 Với phương pháp vào/ra ngắt, phát biểu sau sai: a TBNV đối tượng chủ động trao đổi liệu b CPU chờ trạng thái sẵn sàng TBNV c Modul vào/ra CPU chờ trạng thái sẵn sàng d Modul vào/ra ngắt CPU trạng thái sẵn sàng 14 Với phương pháp vào/ra ngắt, phát biểu sau đúng: a TBNV đối tượng chủ động trao đổi liệu b Là phương pháp hoàn toàn xử lý phần cứng c CPU đối tượng chủ động trao đổi liệu d Là phương pháp hoàn toàn xử lý phần mềm 15 Số lượng phương pháp xác định modul ngắt là: a phương pháp b phương pháp c phương pháp d phương pháp 16 nh Các phương pháp xác định modul ngắt gồm có: a Kiểm tra vịng phần mềm phần cứng, chiếm bus, chiếm CPU b Nhiều đường yêu cầu ngắt, kiểm tra vòng phần mềm, chiếm bus, chiếm c Chiếm bus, kiểm tra vòng phần cứng, nhiều đường yêu cầu ngắt, ngắt mềm d Nhiều đường yêu cầu ngắt, kiểm tra vòng phần mềm phần cứng, chiếm bus 17 Với phương pháp nhiều đường yêu cầu ngắt (trong việc xác định modul ngắt), phát biểu sau đúng: a CPU có đường yêu cầu ngắt cho modul vào/ra b CPU phải có đường yêu cầu ngắt khác cho modul vào/ra c Số lượng thiết bị đáp ứng lớn d CPU có nhiều đường yêu cầu ngắt cho modul vào/ra 18 Với phương pháp kiểm tra vòng phần mềm (trong việc xác định modul ngắt), phát biểu sau đúng: a BXL kiểm tra lúc nhiều modul vào/ra b Tốc độ nhanh c BXL thực kiểm tra modul vào/ra d BXL thực phần mềm kiểm tra modul vào/ra 19 Với phương pháp kiểm tra vòng phần cứng (trong việc xác định modul ngắt), phát biểu sau sai: a BXL phát tín hiệu chấp nhận ngắt đến chuỗi modul vào/ra b Modul vào/ra đặt vectơ ngắt lên bus liệu c BXL dùng vectơ ngắt để xác định CTC điều khiển ngắt d Tất sai 20 Hình vẽ sơ đồ phương pháp xác định modul ngắt nào: t Th ắgn an igh hnh ghi Tha ng INTR INTR INTR INTR Modul Modul vào vào BXL BXL Modul Modul vào vào Modul Modul vào vào Modul Modul vào vào a Kiểm tra vòng phần mềm b Kiểm tra vòng phần cứng c Nhiều đường yêu cầu ngắt d Chiếm bus 21 Hình vẽ sơ đồ phương pháp xác định modul ngắt nào: Cờ Cờ yêu cầu ngắt yêu cầu ngắt INTR BXL BXL a b c d 22 Modul Modul vào vào Modul Modul vào vào Modul Modul vào vào Modul Modul vào vào ra ra Kiểm tra vòng phần mềm Kiểm tra vòng phần cứng Nhiều đường yêu cầu ngắt Chiếm bus Hình vẽ sơ đồ phương pháp xác định modul ngắt nào: Cờ Cờ yêu ngắt yêu cầu cầu ngắt BXL BXL Bus liệu INTR INTA Modul Modul vào vào ra Modul Modul vào vào ra Modul Modul vào vào ra Modul Modul vào vào ra a Kiểm tra vòng phần mềm b Kiểm tra vòng phần cứng c Nhiều đường yêu cầu ngắt d Chiếm bus 23 Với hình vẽ đây, phát biểu sau đúng: a Ngắt X ngắt Y đáp ứng lúc b Đây sơ đồ ngắt lồng c Ngắt X ngắt Y gửi tín hiệu yêu cầu lúc d Xử lý xong ngắt X xử lý ngắt Y 24 Với hình vẽ đây, phát biểu sau sai: a Đây sơ đồ ngắt b Ngắt X phục vụ trước ngắt Y c Ngắt Y gửi yêu cầu ngắt trước ngắt X d Ngắt Y phục vụ sau ngắt X 25 Với hình vẽ đây, phát biểu sau đúng: a b c d 26 Đây sơ đồ ngắt Đây sơ đồ ngắt lồng Ngắt X có mức ưu tiên cao ngắt Y Ngắt X ngắt Y có mức ưu tiên Với hình vẽ đây, phát biểu sau sai: a Ngắt Y có mức ưu tiên cao ngắt X b Đây sơ đồ ngắt lồng c Ngắt Y xử lý xong trước ngắt X d Ngắt X xử lý xong trước ngắt Y 27 Với phương pháp vào/ra DMA, phát biểu sau đúng: a Là phương pháp CPU điều khiển trao đổi liệu b Là phương pháp không CPU điều khiển trao đổi liệu c Là phương pháp thực phần mềm d Là phương pháp trao đổi liệu TBNV CPU nhanh 28 Với phương pháp vào/ra DMA, phát biểu sau đúng: a TBNV dùng tín hiệu DACK để yêu cầu trao đổi liệu b CPU dùng tín hiệu DREQ để trả lời đồng ý DMA c DMAC gửi tín hiệu HRQ để xin dùng đường bus d DMAC gửi tín hiệu HLDA để xin dùng đường bus 29 Với phương pháp vào/ra DMA, phát biểu sau sai: a Hoàn toàn DMAC điều khiển trao đổi liệu b Đây trình trao đổi liệu TBNV nhớ c CPU không can thiệp vào trình trao đổi liệu d CPU DMAC kết hợp điều khiển trao đổi liệu 30 Với phương pháp vào/ra DMA, phát biểu sau sai: a Đây phương pháp có tốc độ trao đổi liệu chậm b Đây phương pháp có tốc độ trao đổi liệu nhanh c Trước điều khiển, DMAC phải xin phép CPU d Nhu cầu trao đổi liệu xuất phát từ TBNV 31 Có kiểu trao đổi liệu DMA sau: a DMA mảng, DMA theo khối, DMA lần b DMA ăn trộm chu kỳ, DMA nửa, DMA suốt c DMA nửa, DMA ăn trộm chu kỳ, DMA mảng d DMA theo khối, DMA ăn trôm chu kỳ, DMA suốt 32 Đối với ngắt cứng, phát biểu sau đúng: a Có hai loại ngắt cứng b Mọi ngắt cứng chắn c Mọi ngắt cứng không chắn d Ngắt cứng MI ngắt không chắn 33 Đối với ngắt cứng, phát biểu sau sai: a Có hai loại ngắt cứng b Mọi ngắt cứng chắn c Ngắt cứng MI gọi ngắt INTR d Ngắt cứng MI ngắt chắn 34 Đối với ngắt mềm, phát biểu sau đúng: a Do BXL sinh b Do TBNV gửi đến c Do lệnh ngắt nằm chương trình sinh d Khơng phải lệnh chương trình 35 Đối với ngắt mềm, phát biểu sau sai: a Không nhớ sinh b Không TBNV gửi đến c Không phải lệnh chương trình d Là lệnh chương trình 36 Đối với ngắt ngoại lệ, phát biểu sau đúng: a Là ngắt lỗi chương trình sinh b Là ngắt từ bên gửi đến c Là ngắt từ ROM gửi đến d Là ngắt khơng bình thường 37 Đối với ngắt ngoại lệ, phát biểu sau sai: a Lệnh chia cho sinh ngắt ngoại lệ b Lệnh sai cú pháp sinh ngắt ngoại lệ c Tràn số sinh ngắt ngoại lệ d Lỗi nhớ sinh ngắt ngoại lệ 38 Các bước trình DMA diễn theo thứ tự sau đây: a DREQ -> HLDA -> DACK -> HRQ -> trao đổi liệu-> kết thúc b b DREQ -> HRQ -> HLDA -> DACK -> trao đổi liệu-> kết thúc c HRQ -> HLDA -> DACK -> DREQ -> trao đổi liệu-> kết thúc d HRQ -> DACK -> DREQ -> HLDA -> trao đổi liệu-> kết thúc 39 40 Đối với kiểu DMA theo khối, phát biểu sau đúng: a Lúc bus rỗi truyền liệu b BXL bị ép buộc treo tạm thời chu kỳ bus c Truyền không liên tục byte liệu d Truyền xong hết liệu trả lại bus cho BXL Đối với kiểu DMA theo khối, phát biểu sau sai: a BXL nhường hoàn toàn bus cho DMAC b BXL không bị ép buộc treo tạm thời chu kỳ bus c Truyền khơng liên tục nhóm byte liệu d Truyền xong hết liệu trả lại bus cho BXL 41 Đối với kiểu DMA ăn trộm chu kỳ, phát biểu sau đúng: a BXL DMAC xen kẽ sử dụng bus b BXL sử dụng bus hoàn toàn c DMAC sử dụng bus hoàn toàn d Khi nhớ rỗi DMAC dùng bus 42 Đối với kiểu DMA ăn trộm chu kỳ, phát biểu sau sai: a DMAC sử dụng số chu kỳ bus b BXL khơng sử dụng bus hồn toàn c DMAC sử dụng bus hoàn toàn d Dữ liệu không truyền cách liên tục 43 Đối với kiểu DMA suốt, phát biểu sau đúng: a Khi DMAC khơng dùng bus BXL tranh thủ dùng bus b Khi BXL không dùng bus tranh thủ tiến hành DMA c BXL DMAC xen kẽ dùng bus d BXL bị DMAC ép buộc nhường bus 44 Đối với kiểu DMA suốt, phát biểu sau sai: a Khi DMAC không dùng bus BXL tranh thủ dùng bus b DMA tiến hành BXL không dùng bus c BXL DMAC dùng bus xen kẽ d BXL DMAC không lúc dùng bus

Ngày đăng: 08/12/2022, 16:47

Mục lục

  • Chương 2. Biễu diễn dữ liệu và số học máy tính

  • 1 Phát biểu nào dưới đây là sai:

    • Chương 4. Kiến trúc tập lệnh

Tài liệu cùng người dùng

Tài liệu liên quan