Giáo trình Thực hành điện tử số

117 7.3K 188
Giáo trình Thực hành điện tử số

Đang tải... (xem toàn văn)

Tài liệu hạn chế xem trước, để xem đầy đủ mời bạn chọn Tải xuống

Thông tin tài liệu

Giáo trình Thực hành điện tử số

Trường Đại Học Cơng Nghiệp Tp.HCM Giáo trình thực hành điện tử số. 1 THIẾT BỊ CHÍNH CHO CÁC BÀI THỰC HÀNH ĐIỆN TỬ SỐ DTS-21 Thiết bò chính DTS-21 bao gồm các phần chức năng : - Phần nguồn nuôi một chiều ổn đònh cung cấp các điện thế chuẩn cho các đồ của thiết bò chính và cho các khối thực tập. - Máy phát tín hiệu và bộ tạo trạng thái logic cho các khối thực tập. - Phần chỉ thò trạng thái logic. Đặc trưng của các phần chức năng của thiết bò chính như sau : NGUỒN NUÔI DC 1. NGUỒN DC KÉP (DC POWER SUPPLY) A. Nguồn DC cố đònh : +5V/1.5A,-5V/0.5A,12V/0.5A, có bảo vệ quá tải. 2. NGUỒN DC ĐIỀU CHỈNH (DC ADJUST POWER SUPPLY) Nguồn DC thay đổi liên tục được : 0V…+15V/1A, có bảo vệ quá tải. MÁY PHÁT TÍN HIỆU Tất cả các máy phát là độc lập, đồng thời cho ra mức TTL và CMOS. Mức CMOS(+1.5V –15V) được tự động điều chỉnh theo chế độ nguồn DC điều chỉnh. 3. MÁY PHÁT TẦN SỐ CHUẨN (STANDARD GENERATOR) : − Tần số :1MHz, 50Hz, 1Hz. − Độ chính xác : 0.01%(1MHz). − Khả năng tải : 10 TTL. 4. MÁY PHÁT XUNG CLOCK(CLOCK GENERATOR) : − 6 Khoảng tần số :1 – 1MHz. − Khả năng tải : 10 TTL 5. MÁY PHÁT TÍN HIỆU LƯỚI (LINE SIGNAL) : − Tần số : 50Hz. Thế ra : 6Vms. Có chống quá tải. 6. CÔNG TẮC LOGIC (DATA SWITCH) :LS1-LS16 − 2 x 8 DIP Switch, lối ra 16 bit mức TTL. − Khả năng tải 10 TTL. 7. CÔNG TẮC LOGIC (DEBOUNCE SWITCH) : DS1-DS4 − 4 x công tắc gạt với đồ hình thành xung. − Khả năng tải : 10 TTL 8. CÔNG TẮC XUNG (PULSER SWITCH) : PS1-PS2 − Hai bộ có lối ra điều khiển độc lập. Mỗi bộ có công tắc với đồ hình thành xung. Trường Đại Học Cơng Nghiệp Tp.HCM Giáo trình thực hành điện tử số. 2 − Mỗ bộ có lối ra tín hiệu phân cực dương và âm, độ rộng xung > 5ms. − Khả năng tải : 10 TTL. 9. CÔNG TẮC CHỌN SỐ GẨY TRÒN (THUMBWEEL SWITCH) : − 2 Digit, mã ra BCD, điểm chung là lối vào. DISPLAY 10. CHỈ THỊ TRẠNG THÁI LOGIC ( LOGIC INDICATORS) : − 16 LED chỉ thò trạng thái logic cao (1) và thấp (0). − Điện trở vào <100 KΩ. 11. CHỈ THỊ SỐ (DIGITAL DISPLAY) : − 4 bộ LED 7 segment độc lập. − Với bộ giải mã / driver BCD, 7 segment, các chốt lối vào. − Lối vào với mã 8 – 4 – 2 – 1. 12. LOA (SPEAKER) : 8 Ω, 0.25 W, với đồ khuếch đại loa. 13. BOARD THỬ (BREADBOARD) : Loại 1680 chân cắm. 14. PHỤ TÙNG : − Dây nối có đầu cắm – Cầu chì – dây nguồn AC . − Kích thước : 300 x 400 x 130 mm (L x W x D). CÁC BÀI THỰC TẬP VỀ ĐIỆN TỬ SỐ – SỬ DỤNG VỚI THIẾT BỊ CHÍNH DTS – 21 ST T DANH MỤC 1 Cổng logic (1) − Đònh nghóa. − Phân loại DL.RTL, DTL.TTL & cổng với collector hở. − IC 3 trạng thái. − Cổng CMOS. − Các đặc trưng của cổng TTL. − Các đặc trưng của cổng CMOS. Logic gates (1) IC logic gates – Definition. Logic gate Classification. Logic gate With Three State Output. CMOS gate. IC logic gates Charateristics. CMOS gate Charateristics. DE – 101 2 Cổng logic (2) ứng dụng − Máy phát xung dùng cổng logic. − Bộ hình thành xung. − Trigger. − Gate generator. − Pulse width forming circuit. − Gate trigger. DE – 102 Trường Đại Học Cơng Nghiệp Tp.HCM Giáo trình thực hành điện tử số. 3 − Bộ so sánh số. − Bộ hợp kênh. − Bộ giải mã. − Gate comparator. − Gate multiplexer. − Gate decoder. 3 Các đồ logic cơ bản (1) − Decoder 2-> 4, 3->8, BCD->7 segments. − Encoder 4 -> 2, 8 -> 3. − Bộ đếm chỉ thò LED 2 digits. − Bộ so sánh − Bộ đếm và so sánh 2 digits. Logic gate Exp (1) − Decoder. − Encoder − Counter with decoder. − Comparator − Counter with comparator. DE – 103 4 Các đồ logic cơ bản (3) − Bộ chuyển mạch logic hợp kênh. − Bộ chuyển mạch logic phân kênh. Logic gate Exp (3) − Multiplexer. − Demultiplexer. DE – 104 5 Máy phát xung đồng hồ − Bộ IC thời gian 555. − Bộ IC thời gian 74122. − Bộ tạo xung đồng hồ. Clock generator Exp. − LM555 timer. − 74122 timer. − 14 stage ginary counter divider & oscilator. DE – 105 6 Các trigger và bộ ghi (1) − vi mạch trigger D. − Thanh chốt. − Trigger j – k. − Bộ ghi dòch. Sequential loic circuit (1) − D – type trigger. − Latch. − J – k trigger. − Shift register. DE – 106 7 Các trigger và bộ ghi (2) − Bộ đếm 4 bit, bộ chia, đếm vòng. − Bộ đếm mười. − Bộ đếm thuận – ngược. − Bộ đếm johnson và giải mã bộ phím. Sequential loic circuit (2) − Binary counter. − Decade counter. − Up – down counter. − Johnson counter & keyboard encoder. DE - 107 8 Bộ nhớ − Bộ nhớ với ram tónh và EPROM. Memories Exp.(1) − Momory with EPROM & static RAM. DE – 108 9 Các đồ biến đổi (1) − 8 bit IC DAC. − 3 1/2 digit IC ADC. Converter Exp.(1) − 8 bit IC DAC. − 3 1/2 digit IC ADC. DE – 109 Kích thước khối : 165 x 255 mm (Lx W). Trường Đại Học Cơng Nghiệp Tp.HCM Giáo trình thực hành điện tử số. 4 BÀI 1 : CỔNG LOGIC (1) – ĐỊNH NGHĨA – PHÂN LOẠI – ĐẶC TRƯNG A. THIẾT BỊ SỬ DỤNG : 1. Thiết bò chính cho thực tập điện tử số DTS-21. 2. Đồng hồ đo. 3. Khối thí nghiệm DE-201 cho bài thực tập về cổng logic (Gắn lên thiết bò chính DTS-21). 4. Phụ tùng : dây có chốt cắm 2 đầu. B. CẤP NGUỒN VÀ NỐI DÂY Khối DE-201 chứa 4 mảng đồ (D1-1, 2, 3, 4) với các chốt cấp nguồn riêng. Khi sử dụng mảng nào cần nối dây cấp nguồn cho mảng đồ đó. Đất (GND) của các mảng đồ đã được nối với trạm đất chung : 1. Nối nguồn thế chuẩn +5V và đất (GND) từ bộ nguồn DC POWER SUPPLY của thiết bò DTS- 21 với chốt +5V và đất (GND) của khối DE- 201. 2. Nối nguồn thế điều chỉnh 0 4 +15V (cho linh kiện CMOS) từ bộ nguồn DC ADJUST POWER SUPPLY của thiết bò DTS-21 với chốt 0 4 +15V của khối DE-201. Nguồn một chiều 0 4 15V có thể điều chỉnh theo yêu cầu bằng cách văn biến trở chỉnh nguồn. * Chú ý cắm đúng giá trò và phân cực của nguồn. C. CÁC BÀI THỰC TẬP PHẦN A : ĐỊNH NGHĨA & PHÂN LOẠI Đònh nghóa, bảng giá trò Nhiệm vụ : − Tìm hiểu về bản chất mức logic và sự tồn tại vật lý của chúng. − Tìm hiểu thuật toán logic của các loại cổng logic phổ biến. Các bước thực hiện : I. 1. Yếu tố logic chứa 1 bit thông tin 1. Sử dụng dây có chốt cắm để nối mạch theo đồ hình D1-0 : Hình D1-0. Trạng thái logic và yếu tố logic đơn giản. 15 8 LS8 +V Trường Đại Học Cơng Nghiệp Tp.HCM Giáo trình thực hành điện tử số. 5 2. Nối công tắc logic LS8 của bộ công tắc DATA SWITCHES của DTS-21 với chốt 15 của bộ chỉ thò led đơn (LOGIC INDICATORS). Gạt công tắc theo các vò trí kí hiệu “1” & “0”, theo dõi và ghi lại trạng thái của các led tướng vào bảng D1-1. Công tắc LS8 Đèn LED Mức thế Ký hiệu trạng thái Ký hiệu toán học “1” Sáng V= H(high-cao) 1 “0” Tắt V= L(low- thấp) 0 Sử dụng đồng hồ đo thế ở chốt 15 của bộ chỉ thò led đơn (LOGIC INDICATORS). 3. Ghi giá trò thế đo vào bảng D1-1 theo trạng thái của công tắc LS8. 4. Phát biểu đònh nghóa về mức logic và yếu tố logic chứa 1 bit thông tin. I. 2. Các cổng logic 1. cấp nguồn +5V cho mảng đồ D1-1 : - Sử dụng bộ chỉ thò logic (LOGIC INDICATORS) với các led đơn để kiểm tra trạng thái logic của các cổng được chọn. - Để khảo sát nguyên lí hoạt động của các cổng, cần tác động mức cao (H) :”1” (ví dụ :chập lên ngồn +5V)và mức thấp (L) : “0” (chập đất) tới các lối vào của cổng để theo dõi phản ứng lối ra C của cổng được chọn. Để tránh cho lối ra vi mạch có thể bò chập nguồn hoặc đất ( làm hư hỏng vi mạch), trong thí nghiệm sẽ sử dụng các công tắc logic (DATA SWITCHS) của DTS-21 để tạo mức cao và thấpcho các lối vào cổng. 2. khảo sát nguyên lí hoạt động của cổng đảo (inverter) : Hình D1-1a. cổng logic đảo ( inverter ). 2.1. Nối đầu ra C của cổng đảo íC(hình D1-1a) với chốt 15 bộ chỉ thò logic. Dùng dây nối vào A của một cổng IC1(vi dụ : IC1/a) với công tắc logic LS8 của DTS-21. Gạt công tắc logic từ 0 -> 1 và từ 1-> 0, quan sát trạng thái tương ứng của led chỉ thò : led sáng (trạng thái lối ra IC1 là cao ) (1), led tắt (trạng thái lối ra IC1 là thấp ) (0). Ghi lại trạng thái lối ra theo trạng thái lối vào của cổng vào bảng giá trò D1-2. A C I O 74LS0 4 15 8 LS8 +V 5V A C 74LS0 4 15 8 LS8 5V Trường Đại Học Cơng Nghiệp Tp.HCM Giáo trình thực hành điện tử số. 6 Bảng D1-2 Công tắc LS8 Lối ra A Lối ra C 1 1 0 0 Lối vào IC1a bỏ lửng 2.2. Theo kết quả bảng giá trò D1-2, đònh nghóa về cổng đảo. Viết công thức đại số logic cho cổng đảo. Nhận xét trường hợp lối vào bỏ lửng tương ứng với trạng thái nào của lối vào ? 3. Khảo sát nguyên lý hoạt động của cổng không đảo với lối ra collector hở (O.C noninverter) 3.1. Nối đầu ra C của cổng IC2/a (hình D1-1b) với chốt 15 bộ chò thò logic. Nối chốt ra C với chốt G để mắc tải ngoài R3 cho cổng hở.dùng dây nối lối vào A của cổng IC2/a với công tắc logic LS8 của mảng DATA SWITCHES/DTS-21. Gạt công tắc logic từ 0 -> 1 và từ 1 -> 0, quan sát trạng thái tương ứng của led báo : led sáng : trạng thái lối ra IC2 là cao (1), led tắt : trạng thái lối ra IC2 là thấp (0). Ghi trạng thái lối ra theo trạng thái lối vào của cổng vào bảng giá trò D1-3. Nối J1 cấp nguồn +5V cho R3. Hình D1-1b. cổng logic không đảo với lối ra collector hở (O.C.Noninverter). Bảng D1-3 Công tắc LS8 Lối ra A Lối ra C 1 1 0 0 Lối vào IC2a bỏ lửng G + V 5V A C I O 74LS04 158 LS8 +V 5V R3 1k + V 5V A C I O 74LS04 158 LS8 +V 5V R3 1k Trường Đại Học Cơng Nghiệp Tp.HCM Giáo trình thực hành điện tử số. 7 3.2 Theo kết quả bảng giá trò D1-3, đònh nghóa về cổng không đảo. Viết công thức đại số logic cho cổng không đảo. Nhận xét trường hợp lối vào bỏ lửng tương ứng với trạng thái nào của lối vào ? 4. Khảo sát nguyên lý hoạt động của cổng NAND có hai lối vào (2- input NAND) : Hình D1-1c, Cổng logic NAND. 4.1. Nối đầu ra C của IC3/a (hình D1-1c) với chốt 15 của bộ chỉ thò logic. Dùng dây nối các lối vào A & B của cổng IC33/a với công tắc logic LS7, LS8 của mảng DATA SWITCHES / DTS-21. Gạt các công tắc logic từ 0->1 & từ 1->0 tương ứng với bảng D1-4, quan sát trạng thái tương ứng của led chỉ thò : led sáng – trạng thái lối ra IC3 là cao (1), led tắt – trạng thái lối ra IC3a là thấp(0). Ghi trạng thái lối ra theo trạng thái lối vào của cổng vào bảng giá trò D1-4. Bảng D1-4 LS7 LS8 Lối vào A Lối vào B Lối ra C 1 1 1 1 1 0 1 0 0 1 0 1 0 0 0 0 4.2. Theo kết quả bảng giá trò D1-4, đònh nghóa về cổng NAND. Viết theo công thức đại số logic cho cổng NAND. Nhận xét về trạng thái lối ra khi một trong hai lối vào thấp (0). 4.3. Bỏ lửng không nối chân B của IC3/a, chân A nối với công tắc logic LS8. Chân C nối với chốt 15 bộ chỉ thò logic (LOGIC INDICATORS/DTS-21). Gạt công tắc chuyển trạng thái 0 -> 1, 1> 0, theo dõi trạng thái ra .So sánh với cổng đảo trong mục II.2. 5. Khảo sát nguyên lý hoạt động của cổng NAND có hai lối vào với lối ra collector hở (2- input open collector NAND) : B A 1 2 3 C 3a 1 1 0 0 7 8 15 74LS00 + V 5V LS7 LS8 + V 5V 74LS00 + V 5V LS7 LS8 + V 5V Trường Đại Học Cơng Nghiệp Tp.HCM Giáo trình thực hành điện tử số. 8 5.1. Nối đầu ra C của IC4/a (hình D1-1d) với chốt 15 của bộ chỉ thò logic (LOGIC INDICATORS/DTS-21). Nối chốt C với chốt G để nối tải ngoài R3 cho cổng hở. Nối J1. Hình D1-1d. cổng logic NAND với lối ra hở mạch (NAND with O.C.Output). Dùng dây có chốt hai đầu nối các lối vào A & B của công tắc IC4/a với công tắc logic LS7, LS8 của mảng DATA SWITCHS/DTS-21. Gạt công tắc logic từ 0 -> 1 và từ 1 -> 0 tương ứng với bảng D1-5, quan sát trạng thái tương ứng của led chỉ thò : led sáng - trạng thái lối ra IC4/a là cao (1), led tắt - trạng thái lối ra IC4/a là thấp (0). Ghi trạng thái lối ra theo trạng thái lối vào của cổng vào bảng giá trò D1-5. Bảng D1-5. LS7 LS8 Lối vào A Lối vào B Lối vào C 1 1 1 1 1 0 1 0 0 1 0 1 0 0 0 0 5.2. So sánh kết quả trong D1-5 với bảng giá trò D1-4 của cổng NAND trong mục 4. 6. Khảo sát nguyên lý hoạt động của cổng OR có hai lối vào (2- input OR) : Hình D1-1e. cổng logic OR. 3a G 15 8 7 0 0 1 1 3 2 1 A B +V 5V R3 1k 74LS03 +V 5V LS7 LS8 +V 5V 5A C 15 8 7 0 0 1 1 3 2 1 A B 74LS32 +V 5V LS7 LS8 +V 5V Trường Đại Học Cơng Nghiệp Tp.HCM Giáo trình thực hành điện tử số. 9 6.1. Nối đầu ra của IC5/a (hình D1-1e) với chốt 15 của bộ chỉ thò logic – LOGIC INDICATORS/DTS-21. Dùng dây nối các lối vào A & B của cổng IC5/a với công tắc logic LS7, LS8 của mảng DATA SWITCHES/DTS-21. Gạt công tắc logic từ 0 -> 1 và từ 1 -> 0 tương ứng với bảng D1-6, quan sát trạng thái tương ứng của led chỉ thò : led sáng - trạng thái lối ra IC5/a là cao (1), led tắt - trạng thái lối ra IC5/a là thấp (0). Ghi trạng thái lối ra theo trạng thái lối vào của cổng vào bảng giá trò D1-6. Bảng D1-6. LS7 LS8 Lối vào A Lối vào B Lối vào C 1 1 1 1 1 0 1 0 0 1 0 1 0 0 0 0 6.2. Theo kết quả bảng giá trò D1-6, đòng nghóa về cổng OR. Viết theo công thức đại số logic cho cổng OR. Nhận xét về trạng thái lối ra khi hai lối vào thấp (0). 7. Khảo sát nguyên lý hoạt động của cổng XOR có hai lối vào (2- input XOR) : Hình D1-1f. cổng logic XOR. 7.1. Nối đầu ra của IC6/a (hình D1-1f) với chốt 15 của bộ chỉ thò logic – LOGIC INDICATORS/DTS-21. Dùng dây nối các lối vào A & B của cổng IC6/a với công tắc logic LS7, LS8 của mảng DATA SWITCHES/DTS-21. Gạt công tắc logic từ 0 -> 1 và từ 1 -> 0 tương ứng với bảng D1-7, quan sát trạng thái tương ứng của led chỉ thò : led sáng - trạng thái lối ra IC6/a là cao (1), led tắt - trạng thái lối ra IC6/a là thấp (0). Ghi trạng thái lối ra theo trạng thái lối vào của cổng vào bảng giá trò D1-7. Bảng D1-7. LS7 LS8 Lối vào A Lối vào B Lối vào C 1 1 1 1 1 0 1 0 0 1 0 1 0 0 0 0 C 15 8 7 0 0 1 1 3 2 1 A B 6A 74LS86 +V 5V LS7 LS8 +V 5V Trường Đại Học Cơng Nghiệp Tp.HCM Giáo trình thực hành điện tử số. 10 7.2. Theo kết quả bảng giá trò D1-7, đòng nghóa về cổng XOR. Viết theo công thức đại số logic cho cổng XOR. 8. Bảng lý luận, dựa trên kết quả thí nghiệm với cổng có hai lối vào, lập bảng giá trò và viết biểu thức đại số logic cho : - Cổng AND 2 lối vào. - Cổng NAND với 4 lối vào. - Cổng OR với 3 lối vào. II. Phân loại cổng logic Nhiệm vụ : Tìm hiểu cấu trúc bên trong của cổng logic theo lòch sử phát triển kỹ thuật công nghệ. Các bước thực hiện : 1. Cấp nguồn +5V cho mảng đồ D1-2: 2. Cổng AND loại diode logic (DL). Hình D1-2a. Cổng logic AND loại DL. 2.1. Nối đầu ra C của mạch DL AND (hình D1-2a) với chốt 15 của bộ chỉ thò logic – LOGIC INDICATORS/DTS-21. Dùng dây nối các lối vào A & B của mạch với công tắc logic LS7, LS8 của mảng DATA SWITCHES/DTS-21. Gạt công tắc logic từ 0 -> 1 và từ 1 -> 0 tương ứng với bảng D1-8, quan sát trạng thái tương ứng của led chỉ thò : led sáng - trạng thái lối ra của mạch là cao (1), led tắt - trạng thái lối ra của mạch là thấp (0). Ghi trạng thái lối ra theo trạng thái lối vào của cổng vào bảng giá trò D1-8. C A 15 8 7 0 0 1 1 B + V 5V D2 1N4148 D1 + V 5V LS7 LS8 + V 5V R1 10k + V 5V [...]... 6 2.6 Nhận xét về ảnh hưởng của thế nuôi +VDD lên giá trò thời gian trễ của vi mạch CMOS Giáo trình thực hành điện tử số 27 Trường i H c Cơng Nghi p Tp.HCM BÀI 2: CỔNG LOGIC-MỘT SỐ ỨNG DỤNG A.THIẾT BỊ SỬ DỤNG: 1 Thiết bò chính cho thực tập điện tử số DTS-21 2 Dao động ký 2 tia 3 Khối thí nghiệm DE-202 cho bài thực tập về ứng dụng cổng logic( Gắn lên thiết bò chính DTS-21) 4 Phụ tùng: dây có chốt cắm... thế ra (trục y) theo thế vào (trục x) II Các đặc trưng của cổng CMOS Nhiệm vụ: Giáo trình thực hành điện tử số 20 Trường i H c Cơng Nghi p Tp.HCM Tìm hiểu các đặc trưng cơ bản của cổng logic CMOS để áp dụng trong thiết kế điện tử CMOS là linh kiện có công suất tiêu thụ nhỏ, hoạt động với năng lượng rất thấp Vì vậy trong quá trình thưc nghiệm cần lưu ý để tránh làm hỏng vi mạch: -Chỉ tác động xung từ... quan sát Giáo trình thực hành điện tử số 19 Trường i H c Cơng Nghi p Tp.HCM Nối kênh 1 dao động ký với lối vào A/IC4a nối kênh 2 dao dộng ký để quan sát thế ra tại điểm C của IC4/a & IC4/b 5.3 Máy phát xung CLOCK GENERATOR của thiết bò chính DTS-21 đặt ở tần số phát 10 KHz Nối lối ra TTL của máy phát xung với lối vào A/IC4a 5.4 Quan sát và vẽ lại dạng xung ở lối ra IC4/a, IC4/b khi chưa nối tải điện dung... trạng thái LS8 LS16 Lối ra C E A 0 1 0 0 0 1 0 0 1 X X: trạng thái bất kỳ Giáo trình thực hành điện tử số Điện thế Lối ra C 14 Trường IV i H c Cơng Nghi p Tp.HCM Cổng CMOS Nhiệm vụ : Tìm hiểu cấu trúc và nguyên tác hoạt động của cổng dùng linh kiện MOS với cấu trúc đối xứng phối hợp CMOS (complementary Symmetry MOS) Các bước thực hiện : 1 Cấp nguồn +15V(+VDD) cho đồ hình D1-4 : CMOS 1 1 A 1 DS1... thấp (0) Dùng đồng hồ đo giá tri điện thế ra ở chân C của vi mạch Ghi trạng thái lối ra theo trạng thái lối vào của cổng vào bảng giá trò D113 Bảng D1-13 DS1 DS2 Lối ra C Điện thế ở lối ra C A B 1 1 1 0 0 1 0 0 2.2 So sánh trạng thái logic với cổng NAND – TTL(Bảng 1-4, mục I.4) PHẦN B: ĐẶC TRƯNG CỔNG LOGI I Các đặc trưng củaa cổng logic-TTL Giáo trình thực hành điện tử số 15 Trường i H c Cơng Nghi p... cổng logic TTL Giáo trình thực hành điện tử số 18 Trường i H c Cơng Nghi p Tp.HCM IC3/a Vo1 Vo2 Bảng D1-16 R=R2=5K1 R=R3=1K R=: R=R4=510 4.5 Ngắt J1, nối J2 để nối các trở R1 – R4 xuống đất Mắc trở tải ngoài xuống đất cho lối ra cổng : lần lượt nối lối ra của IC3/a với các chốt F, G, H đo mức thế lối ra của cổng nhận xét về khả năng tải của cổng logic khi trở tải nối đất 5 Khả năng tải điện dung của... 40% A1 14 1A P1 B2 7 4011 C 0 Hình D1-6a Đo mức thế ngưỡng hoạt động của cổng logic CMOS Dùng dây có chốt hai đầu nối lối vào A của cổng íC/a với điểm D của để lấy điện thế từ biến trở P1 (mảng D1-1) Đầu B để lửng Giáo trình thực hành điện tử số 21 Trường i H c Cơng Nghi p Tp.HCM Vặn từ từ biến trở P1 để xác đònh vò trí lối ra chuyển từ 1-0, tương ứng đèn LED từ tắt-sáng Đo giá trò thế vào cổng (V0-1)... hồ đo thế Dùng dây có chôt hai đầu nối lối vào A của cổng IC/a với điểm D để lấy điện thế từ biến trở P1 Đầu B để lửng Vặn biến trở P1 để lối ra chuển từ 0-1, đo giá thế ra ứng với mức cao Vặn biến trở P1 để lối ra chuyển từ 1-0 Đo giá trò thế ra ứng với mức thấp Ghi kết quả vào bảng D1-19 Giáo trình thực hành điện tử số 22 Trường i H c Cơng Nghi p Tp.HCM Thay đổi thế+VDD từ +5V lên +15V Lặp lại thí... chìeu X và Y về vò trí để quan sát Nối kênh I dao động ký với lối vào A(IC1/a) Nối kênh 2 dao động ký với điểm C(IC1/a) Giáo trình thực hành điện tử số 23 Trường i H c Cơng Nghi p Tp.HCM Để quan sát thế ra 4.4 Đặt máy phát xungCLOCK GENERATOR của thiết bò chính DTS=21 ở chế độ phát với Tần số 1kHz Nối lối ra CMOS của máy phát xung với lối vào A của IC1/a 4.5 Quan sát và vẽ lại dạng xung ở lối raIC1/a 4.6... C-L) C=10 nF (có nối C-L) 5KHz 10KHz 5 Đặc trưng truyền của cổng Đặc trưng truyền-biểu thò sự thay đổi thế lối ra theo thế lối vào-có đặc trưng lốc và hẹp Vì vậh, cần tiến hành thí nghiệm này 1 cách tỉ mỉ Giáo trình thực hành điện tử số 24 Trường i H c Cơng Nghi p Tp.HCM 5.1 Nối mâch trong mảng mạch D1-4 theo đồ D1-6b Cấp thê 9…+15V cho chốt +V(R5và biến trở P1) 5.2 Sử dụng đồng hồ đo để đo thế vào . BCD->7 segments. − Encoder 4 -> 2, 8 -> 3. − Bộ đếm chỉ thò LED 2 digits. − Bộ so sánh − Bộ đếm và so sánh 2 digits. Logic gate Exp (1) − Decoder. − Encoder − Counter with decoder Bộ đếm thuận – ngược. − Bộ đếm johnson và giải mã bộ phím. Sequential loic circuit (2) − Binary counter. − Decade counter. − Up – down counter. − Johnson counter & keyboard encoder D1-5b. Đo dòng vào của cổng logic TTL. Tính R 10u1 cho trường hợp cho 10 lối vào cổng mắc song song nhau (khi xem xét khả năng trong thực tế, 1 lối ra cổng có thể điều khiển bao nhiêu lối

Ngày đăng: 19/05/2014, 01:33

Từ khóa liên quan

Mục lục

  • THIẾT BỊ CHÍNH CHO CÁC BÀI THỰC HÀNH ĐIỆN TỬ SỐ DTS-21

  • BÀI 1:cỒNG LOGIC (1) -ĐỊNH NGHĨA -PHÂN LOẠI -ĐẶC TRƯNG

    • A.Thiết bị sử dụng

    • B.Cấp nguồn và nối dây

    • C.Các bài thực tập

    • BÀI 2:CỔNG LOGIC - MỘT SỐ ỨNG DỤNG

      • A.Thiết bị sử dụng

      • B.Cấp nguồn và nối dây

      • C.Các bài thực tập

      • BÀI 3:CÁC BỘ GIẢI MÃ VÀ MÃ HÓA LOGIC CÁC BỘ SO SÁNH SỐ

        • A.Thiết bị sử dụng

        • B. Cấp nguồn và nối dây

        • C.Các bài thực tập

        • BÀI 4: CÁC BỘ CHUYỂN MẠCH PHÂN KÊNH VÀ HỢP KÊNH

          • A.Thiết bị sử dụng

          • B.Cấp nguồn và nối dây

          • C.Các bài thực tập

          • BÀI 5:CÁC SƠ ĐỒ PHÁT VÀ HÌNH THÀNH XUNG

            • A.Thiết bị sử dụng

            • B.Cấp nguồn và nối dây

            • C.Các bài tập thực tập

            • BÀI 6:SƠ ĐỒ TRIGGER VÀ BỘ GHI(1)

              • A. Thiết bị sử dụng

              • B. Cấp nguồn và nối dây

              • c.Các bài thực tập

              • BÀI 7:SƠ ĐỒ TRIGGER VÀ BỘ GHI(2)

                • A.Thiết bị sử dụng

Tài liệu cùng người dùng

Tài liệu liên quan