PHÂN TÍCH KIẾN TRÚC PCI BUS

41 3 0
PHÂN TÍCH KIẾN TRÚC PCI BUS

Đang tải... (xem toàn văn)

Tài liệu hạn chế xem trước, để xem đầy đủ mời bạn chọn Tải xuống

Thông tin tài liệu

BỘ CÔNG THƯƠNG BỘ CÔNG THƯƠNG TRƯỜNG ĐẠI HỌC CÔNG NGHIỆP HÀ NỘI KHOA CÔNG NGHỆ THÔNG TIN BÀI TIỂU LUẬN MÔN KIẾN TRÚC MÁY TÍNH ĐỀ TÀI PHÂN TÍCH KIẾN TRÚC PCI BUS Giáo viên Ths Nguyễn Tuấn Tú NHÓM 2 K15.

BỘ CÔNG THƯƠNG TRƯỜNG ĐẠI HỌC CÔNG NGHIỆP HÀ NỘI KHOA: CÔNG NGHỆ THÔNG TIN BÀI TIỂU LUẬN MÔN: KIẾN TRÚC MÁY TÍNH ĐỀ TÀI: PHÂN TÍCH KIẾN TRÚC PCI BUS Giáo viên: Ths Nguyễn Tuấn Tú NHÓM - K15 - HAUI Hà Nội – 2021 MỤC LỤC LỜI MỞ ĐẦU Chương 1: Giới thiệu tổng quát Bus 10 1.1 Khái niệm Bus 10 1.2 Phân loại Bus .10 1.3 Mơ hình hệ thống Bus 10 Chương Sự xuất PCI bus 13 1.Khái niệm 13 Lịch sử phát triển PCI Bus .15 Các kiểu Bus PCI 17 Chương Các đặc tính, thơng số PCI bus 21 3.1 Các thông số PCI sử dụng máy tính cá nhân…………… 21 3.2 Kích thước vật lí thẻ PCI 22 3.2.1 Kích thước đầy đủ thẻ 22 3.2.2 Thẻ MD1 MD2 23 3.2.3 Một nửa chiều dài mở rộng thẻ (de-facto tiêu chuẩn) .23 3.2.4 Một nửa chiều cao thẻ 23 3.3 Thẻ điện áp keying 24 3.4 Mini PCI 24 3.4.1.Mini PCI 24 3.4.2.Chi tiết kĩ thuật MINI PCI .25 3.4.3.PC/104-Plus PCI-104 27 3.4.4.Các vật lý biến thể khác 28 3.5 Kết nối pinout 28 3.6 Tín hiệu bus PCI 30 3.6.1.Thời gian tín hiệu 31 3.6.2.Trọng tài 32 3.6.3.Giai đoạn địa 32 3.6.4.Các giai đoạn liệu .33 3.6.5.Kết thúc giao dịch 35 Chương Một số cấu trúc Bus số chuẩn Bus mở rộng 36 4.1 MÁY PC/XT VÀ BUS PC 36 4.2 MÁY PC/AT VÀ BUS ISA (Industry Standard Architecture) 37 4.3 BUS EISA ( Extended ISA) 38 4.4 BUS MCA (Micro Interface Architecture) 38 4.5 BUS PCI (Peripheral Component Interconnect) 39 4.6 BUS CỤC BỘ VL (VESA Local Bus) 40 4.7 BUS IEEE 1394 ( FIrewire) 41 4.8 BUS NỐI TIẾP ĐA NĂNG (Universal Serial Bus) 42 KẾT LUẬN .44 LỜI MỞ ĐẦU Lời nói cho chúng em chúc thầy gia đình thật nhiều sức khỏe thành cơng nghiệp trồng người Trong trình học tập trường, chúng em học hỏi tiếp thu nhiều kiến thức chuyên môn, nâng cao hiểu biết, trở thành hành trang quý giá giúp chúng em vững bước tiếp vào đời Em xin gửi lời cảm ơn chân thành đến tất thầy cô giáo dạy dỗ chúng em thời gian qua, Khoa CNTT, Trường Đại học Công nghệ Chúng em xin đặc biệt cảm ơn thầy Nguyễn Tuấn Tú, người thầy nhiệt tình hướng dẫn chúng em tận tình suốt trình viết Tuy nhiên, dù cố gắng hết sức, viết chúng em chắn khơng tránh khỏi thiếu sót Chúng em hy vọng nhận hiểu biết ý kiến thầy/cô để cải thiện viết chúng em Chúng em xin chân thành cảm ơn! Hà Nội , 12/2021 Nhóm - sinh viên thực PHÂN TÍCH KIẾN TRÚC PCI BUS Chương 1: Giới thiệu tổng quát Bus 1.1 Khái niệm Bus - Bus tập hợp đường truyền kết nối dùng để kết nối qua lại thành phần (CPU, Memory, I/O) hệ thống máy tính Hình 1.1 Vị trí PCI bus hệ thống máy tính 1.2 Phân loại Bus - Bus phân làm loại, gồm : + Bus địa chỉ: Thực chức vận chuyển địa từ CPU đến modun nhớ + Bus liệu : Vận chuyển lệnh từ nhớ tới CPU vận chuyển liệu thành phần thiết bị + Bus điều khiển : Vận chuyển tín hiệu điều khiển : Đọc , Ghi …v.v 1.3 Mơ hình hệ thống Bus Hệ thống máy tính đại xây dựng phát triển dựa hai hệ thống bus chủ đạo: 10 + Bus system (Bus hệ thống) - liên kết từ xử lý đến nhớ chính, nhớ đệm cấp hai (cache cấp 2) + I/O Bus (bus ngoại vi) - nối kết thiết bị ngoại vi với xử lý thông qua cầu chipset Trong khoảng mười năm trở lại đây, bus hệ thống đặt nhiều tên mới, chẳng hạn bus (main Bus) , bus xử lý (processor Bus) bus cục (local Bus) Tương tự , bus ngoại vi (bus I / O) có tên bus mở rộng (expansion bus), bus ngoại vi (external bus) bus chủ (host bus)  Mơ hình hệ thống máy tính Von Neumann Hình 1.2 Hệ thống máy tính Von Neumann với PCI bus - Việc giao tiếp thiết bị thực thông qua switch riêng lẻ, không thống nên chiếm q nhiều bus 11  Mơ hình hệ thống máy tính ngày Hình 1.3 PCI bus - hệ thống máy tính ngày  Dùng chung bus  giúp tiết kiệm đường truyền  Cần phân xử bus (bus arbiter) 12 Chương Sự xuất PCI bus 1.Khái niệm - PCI viết tắt cụm từ Peripheral Component Interconnect chuẩn khoa học máy tính để truyền liệu thiết bị ngoại vi đến bo mạch chủ (thơng qua chip cầu nam) Nó cịn gọi bus PCI Bus cục PCI lần triển khai máy tính tương thích IBM, nơi thay kết hợp số khe cắm Kiến trúc tiêu chuẩn công nghiệp (ISA) chậm khe cắm VESA Local Bus (VLB) nhanh làm cấu hình bus Sau chấp nhận cho loại máy tính khác Các loại card PCI điển hình sử dụng PC bao gồm: card mạng, card âm thanh, modem, cổng phụ Universal Serial Bus (USB) serial, card tuner TV điều hợp máy chủ ổ đĩa cứng (hard disk drive host adapters) Card hình PCI thay card ISA VLB nhu cầu băng thơng tăng cao khả PCI Sau đó, giao diện ưa thích cho card hình trở thành Cổng đồ họa tăng tốc 'Accelerated Graphics Port'(AGP), siêu tốc PCI, trước nhường chỗ cho PCI Express 13 Hình 2.1 PCI Bus bảng mạch điện tử Hình 2.2 Các chuẩn khe cắm PCI giao tiếp linh kiện máy tính với bo mạch chủ 14 Hình 2.3 Khe PCI Lịch sử phát triển PCI Bus - Vào năm 1992, tập đoàn Intel phát triển bus PCI để thay bus cổ điển ISA EISA Bus PCI có phát triển thể qua việc thay đổi qua nhiều phiên bản, kể đến sau:  PCI phiên 1.0: đời vào năm 1992 bao gồm hai loại: loại chuẩn (32 bit) loại đặc biệt (64 bit)  PCI phiên 2.0: đời năm 1993  PCI phiên 2.1: đời năm 1995  PCI phiên 2.2: đời tháng năm 1999  PCI-X 1.0 đời tháng năm 1999  mini-PCI đời tháng 11 năm 1999  PCI phiên 2.3 đời tháng năm 2002  PCI-X phiên 2.0 đời tháng năm 2002  PCI Express phiên 1.0 mắt vào tháng năm 2002 phiên PCI Express 1.1 phát hành lâu sau 15 bus PCI không phụ thuộc vào điện trở để thay đổi mức tín hiệu; tất thiết bị lái xe tín hiệu cao cho chu kỳ trước dừng để lái xe tín hiệu 3.6.1.Thời gian tín hiệu - Tất tín hiệu bus PCI lấy mẫu cạnh tăng đồng hồ Các tín hiệu thay đổi theo danh nghĩa cạnh rơi xuống đồng hồ, cho thiết bị PCI khoảng chu kỳ nửa chu kỳ để định làm để đáp ứng với tín hiệu mà quan sát cạnh tăng nửa chu kỳ đồng hồ để truyền phản ứng tới thiết bị - Bus PCI yêu cầu thiết bị điều khiển tín hiệu PCI bus thay đổi, chu kỳ quay vịng phải trơi qua thời điểm thiết bị dừng truyền tín hiệu thiết bị khởi động Nếu khơng có điều này, có khoảng thời gian hai thiết bị lái xe tín hiệu, điều cản trở hoạt động xe buýt Sự kết hợp chu kỳ quay vòng yêu cầu lái xe đường dây điều khiển cao cho chu kỳ trước dừng để lái có nghĩa đường dây điều khiển phải cao hai chu kỳ thay đổi chủ sở hữu Giao thức PCI bus thiết kế giới hạn; vài trường hợp đặc biệt (đáng ý giao dịch nhanh chóng trở lại ) cần thiết để chèn thêm chậm trễ để đáp ứng yêu cầu 3.6.2.Trọng tài -Bất kỳ thiết bị bus PCI có khả hoạt động bus master bắt đầu giao dịch với thiết bị 32 khác Để đảm bảo có giao dịch bắt đầu thời điểm, bậc thầy phải đợi tín hiệu cấp ngân hàng GNT #, từ trọng tài viên đặt bo mạch chủ Mỗi thiết bị có dịng u cầu riêng REQ # yêu cầu bus, trọng tài "đỗ xe" tín hiệu cấp bus thiết bị khơng có u cầu -Trọng tài loại bỏ GNT # vào lúc Một thiết bị GNT # hồn thành giao dịch tại, khơng thể bắt đầu (bằng cách xác nhận FRAME #) trừ quan sát GNT # khẳng định chu kỳ trước bắt đầu -Trọng tài cung cấp GNT # lúc nào, kể giao dịch bậc thầy khác Trong giao dịch, hai FRAME # IRDY # hai khẳng định; hai bị bỏ lại, xe buýt không hoạt động Một thiết bị bắt đầu giao dịch lúc mà GNT # khẳng định xe buýt nhàn rỗi 3.6.3.Giai đoạn địa - Một giao dịch PCI bus bắt đầu với giai đoạn địa Người khởi tạo, thấy có GNT # bus nhàn rỗi, đưa địa đích đến đường AD [31: 0], lệnh liên quan (ví dụ đọc nhớ, viết I / O) C / BE [3 : 0] # dòng, kéo FRAME # thấp - Mỗi thiết bị khác kiểm tra địa lệnh định có đáp ứng mục tiêu cách khẳng định DEVSEL # Một thiết bị phải trả lời cách khẳng định DEVSEL # vòng chu kỳ Các thiết bị hứa hẹn đáp ứng vòng chu kỳ cho có "fast DEVSEL" "DEVSEL trung bình", tương ứng (Trên thực tế, thời gian để đáp ứng 2,5 chu kỳ, thiết bị PCI phải truyền tải tất 33 tín hiệu nửa chu kỳ sớm để chúng nhận ba chu kỳ sau đó) -Lưu ý thiết bị phải chốt địa chu kỳ đầu; người khởi tạo yêu cầu phải xoá địa lệnh khỏi xe buýt chu kỳ tiếp theo, trước nhận phản hồi DEVSEL # Thời gian bổ sung có sẵn để giải thích địa lệnh sau bắt -Vào chu kỳ thứ năm giai đoạn địa (hoặc sớm tất thiết bị khác có DEVSEL trung bình nhanh hơn), "giải mã subtractive" bắt cho số phạm vi địa Điều thường sử dụng cầu buýt ISA cho địa phạm vi (24 bit cho nhớ 16 bit cho I / O) -Vào chu kỳ thứ sáu, khơng có phản hồi, người khởi tạo huỷ bỏ giao dịch cách deasserting FRAME # Đây gọi hủy bỏ abort chủ thường cầu giao tiếp PCI để trả tất liệu (0xFFFFFFFF) trường hợp Do thiết bị PCI thường thiết kế để tránh sử dụng giá trị tất sổ đăng ký trạng thái quan trọng, lỗi dễ dàng phát phần mềm 3.6.4.Các giai đoạn liệu - Sau giai đoạn địa (cụ thể, bắt đầu với chu kỳ mà DEVSEL # thấp) xuất burst nhiều giai đoạn liệu Trong trường hợp, khởi tạo tín hiệu chọn active-byte thấp dịng C / BE [3: 0] #, liệu AD [31: 0] kích hoạt khởi (trong trường hợp viết) mục tiêu (trong trường hợp đọc) -Trong giai đoạn liệu, dòng C / BE [3: 0] # giải nghĩa kích hoạt-thấp byte cho phép Trong trường hợp viết, tín 34 hiệu khẳng định bốn byte bus AD ghi vào vị trí địa Trong trường hợp đọc, chúng byte mà người khởi tạo quan tâm Đối với lần đọc, luôn hợp pháp để bỏ qua tín hiệu bật byte đơn giản trả tất 32 bit; tài nguyên nhớ cacheable yêu cầu trả 32 bit hợp lệ Các byte cho phép chủ yếu hữu ích cho I / O không gian truy cập nơi mà đọc có tác dụng phụ -Một giai đoạn liệu với tất bốn dòng C / BE # deasserted cho phép cách rõ ràng theo tiêu chuẩn PCI, khơng có hiệu lực mục tiêu khác việc thúc đẩy địa trình truy cập burst tiến hành Giai đoạn liệu tiếp tục hai bên sẵn sàng để hồn tất q trình chuyển tiếp tiếp tục đến giai đoạn liệu Người khởi xướng khẳng định IRDY # (Người khởi xướng sẵn sàng) khơng cịn phải đợi nữa, mục tiêu khẳng định TRDY # (đã sẵn sàng) Cho dù bên cung cấp liệu phải lái bus AD trước xác nhận tín hiệu sẵn sàng -Khi người tham gia khẳng định tín hiệu sẵn sàng nó, khơng trở nên khơng sẵn sàng thay đổi tín hiệu điều khiển kết thúc giai đoạn liệu Người nhận liệu phải chốt toàn bus AD chu kỳ thấy hai IRDY # TRDY # khẳng định, đánh dấu kết thúc giai đoạn liệu liệu latched từ cần truyền -Để trì tốc độ bung đầy đủ, người gửi liệu sau có chu kỳ nửa chu kỳ sau nhìn thấy IRDY # TRDY # khẳng định lái xe từ lên xe buýt AD -Điều tiếp tục chu trình địa minh họa trên, giả sử chu trình địa với DEVSEL trung bình, mục tiêu 35 đáp ứng thời gian cho đồng hồ Tuy nhiên, vào thời điểm đó, hai bên sẵn sàng để truyền liệu Đối với đồng hồ 4, chủ sẵn sàng, mục tiêu không Trên đồng hồ 5, hai sẵn sàng truyền liệu diễn (như đường thẳng đứng) Đối với đồng hồ 6, mục tiêu sẵn sàng để chuyển, khởi không Trên đồng hồ 7, người khởi tạo sẵn sàng liệu truyền Đối với đồng hồ 9, hai bên sẵn sàng để truyền liệu liệu truyền tốc độ tối đa (32 bit chu kỳ đồng hồ) Trong trường hợp đồng hồ đọc, đồng hồ dành riêng để xoay bus AD, đó, mục tiêu không phép truyền liệu xe buýt có khả nhanh chóng DEVSEL 3.6.5.Kết thúc giao dịch Một bên yêu cầu kết thúc burst sau giai đoạn liệu Các thiết bị PCI đơn giản không hỗ trợ cụm từ đa ngữ yêu cầu điều Ngay thiết bị hỗ trợ burst có số giới hạn chiều dài tối đa mà chúng hỗ trợ, chẳng hạn kết thúc nhớ địa chúng Chương Một số cấu trúc Bus số chuẩn Bus mở rộng 4.1 MÁY PC/XT VÀ BUS PC  Bus PC bus đời phục vụ cho Vi xử lý Intel 8086 hay 8088 sở cho máy tính PC/XT  Tần số xung nhịp hoạt động bus: 4,77 MHz  Độ rộng bit liệu: 8-bit  Băng thông tối đa: 8.33 Mbps 36  Có 20 đường địa quản lý 1MB nhớ  Khe cắm có hàng chân gồm 62 tiếp điểm  Được mắt năm 1981 đến ngày không sử dụng Hình 3.3: Lớp phủ ngồi khe cắm XT-Bus PC Hình 3.4 Khe cắm XT-Bus PC- bit 4.2 MÁY PC/AT VÀ BUS ISA (Industry Standard Architecture)  Bus ISA đời phục vụ Vi xử lý Intel 80286  Bus ISA thiết kế dạng bit, sử dụng tần số 4.77 MHz dùng chung công nghệ dựa Bus PC  Sau nâng lên 16-bit sử dụng tần số dao động khoảng 4,77 Mhz , 6Mhz 8Mhz  Độ rộng bit liệu : 8-bit 16-bit  Băng thông lý thuyết: 16Mbps 37  Băng thông thực tế bị giảm nửa : 8,33Mbps dùng cơng nghệ bán song cơng (half-duplex)  Có 24 đường địa quản lý  Khe cắm có hàng chân gồm 98 tiếp điểm ( Bus gồm hai đoạn khe cấm rời nhau, đoạn 62 chân kiểu dùng cho XT, đoạn bổ sung 36 chân)  Được mắt năm 1984 đến khơng cịn dùng cơng nghệ Hình 3.5: Lớp phủ khe cắm Bus ISA 4.3 BUS EISA ( Extended ISA)  Đây chuẩn bus cải tiến Bus ISA  Tần số xung nhịp hoạt động bus : 8,33 Mhz  Độ rộng bit liệu : 32-bit  Đồng thời tương thích với Bus ISA 8-bit 16-bit  Băng thông đạt 33,32Mbps  Có 24 đường địa đường mở rộng đến 4GB nhớ  Lần đầu mắt dòng sản phẩm HP Vectra 486 38 Hình 3.6 : Lớp phủ khe cắm EISA 4.4 BUS MCA (Micro Interface Architecture)  Năm 1987, Bus MCA mắt lần đầu dành riêng cho loại máy      PS/2 IBM Tần số xung nhịp hoạt động bus : 10 Mhz Độ rộng bit liệu : 32-bit Khơng tương thích với Bus ISA máy tính PC Băng thơng hoạt động khoảng 40 Mbps Do Bus MCA nên không hưởng ứng khơng tương thích với thiết bị khác nên khơng phát triển cuối IBM hủy bỏ thay công nghê Bus PCI năm 1993 4.5 BUS PCI (Peripheral Component Interconnect)  Chuẩn kết nối thành phần ngoại vi (Bus PCI) đời năm 1992  Khe cắm PCI khơng tương thích với chuẩn ISA EISA  Bus có tốc độ tương đối cao thay phổ biến cho ISA EISA 39  Tần số xung nhịp hoạt động bus: 33MHz (PCI 1.0) 66MHz (PCI 2.1)  Độ rộng bit liệu: 32-bit 64 bit  Băng thông hoạt động 133Mbps dùng công nghệ bán song công (half-duplex) , 266Mbps 533Mbps  Bus kết nối với Bus vi xử lí thông qua 1chip cầu nối đặc biệt cầu PCI  Cho phép thiết kế tối đa cổng mở rộng Thơng thường có đến khe cắm mạch là: card hình, điều khiển ổ đĩa, cầu chuyển sang ISA mạch khác Hình 3.5: Khe cắm PCI 4.6 BUS CỤC BỘ VL (VESA Local Bus)  Khắc phục tượng nghẽn cổ chai bus: PC, ISA, EISA,…     phụ thuộc vào xung nhịp vi xử lí làm tăng tốc độ băng thông Đáp ứng Vi Xử Lý có tốc độ cao Tần số xung nhịp hoạt động bus : 50 Mhz Băng thông lên tới 107Mbps Độ rộng bit liệu: 32-bit 40  Tương thích với 8-bit ISA, 16-bit ISA, VLB Hình 3.6: Lớp phủ ngồi VESA Local Bus 4.7 BUS IEEE 1394 ( FIrewire)  Bus IEEE 1394 đời năm 1995 hỗ trợ thiết bị ngoại vi kết nối trao đổi liệu với máy tính theo kiểu nối tiếp  Băng thông khoảng : 100Mbps, 200Mbps, 400 Mbps  Độ rộng bit liệu: 32-bit 64-bit  Một bus IEEE 1394 kết nối tối đa 63 thiết bị kết nối theo kiểu móc xích  Hỗ trợ phương thức truyền: khơng đồng đồng 41 Hình 3.7: Hình ảnh Bus IEEE 1394 4.8 BUS NỐI TIẾP ĐA NĂNG (Universal Serial Bus)  Cho phép kết nối với nhiều loại thiết bị: Bàn phím, chuột, hình, ổ đĩa,…  Cho phép kết nối 127 thiết bị theo kiểu móc xích  Độ rộng bit liệu: 32-bit  Chuẩn USB 1.0 1.1 có băng thông: 12Mbps ( Ra mắt năm 1996 , phiên 0.7, 0.8 0.9 đời trước đó)  Chuẩn USB 2.0 băng thông: 480Mbps  Chuẩn USB tự nhận diện thiết bị  Gắn thêm thiết bị không cần khởi động lại máy 42 Hình 3.8: Hình ảnh cáp với cổng kết nối USB 43 KẾT LUẬN Chiếc máy tính ngày có vơ số cải tiến: thông minh hơn, nhỏ gọn hơn, tốc độ nhanh hơn, hiệu vượt trội hơn, tiết kiệm lượng Để đáp ứng yêu cầu đó, hệ thống Bus phải cải tiến không ngừng Hàng loạt chuẩn giao tiếp đời với kích thước nhỏ gọn hơn, tính tương thích cao hơn, tốc độ truyền tải tăng lên đáng kể, độ trễ độ cản trở hạn chế tối đa Việc nắm bắt cải tiến giúp dễ dàng việc lựa chọn thiết bị phần cứng phù hợp với chuẩn giao tiếp mà máy tính thân u hỗ trợ, từ giúp tận dụng tối đa tiến khoa học công nghệ đồng thời tiết kiệm chi phí mang lại hiệu sử dụng tối đa Dưới hướng dẫn thầy Nguyễn Tuấn Tú, chúng em thực đề tài để mang tới cho bạn cách tiếp cận vấn đề “Kiến Trúc PCI bus” đơn giản hiệu Như nói trên, đề tài chúng em tiêu biểu số nhiều cách thức tiếp cận vấn đề “Phân tích kiến trúc PCI bus” thực có hiệu quả, mang lại hiểu biết sâu hơn, đồng thời giúp người có cách nhìn đắn vè vị trí vai trị hệ thống PCI Bus máy tính Tuy có hạn hẹp mặt thời gian vả trình độ với đề tài này, chúng em cố gắng để hồn thành u cầu đặt ra, bao gồm: - Khái niệm bus loại bus - Sự xuất lịch sử PCI bus - Các đặc tính, thơng số kĩ thuật PCI bus - Một số cấu trúc bus bus chuẩn mở rộng 44 Bài tiểu luận nhóm chúng em đến kết thúc, nhóm em cám ơn thầy bỏ chút thời gian quý báu để đọc nhóm em, biết chúng em cịn nhiều điều sai sót chúng em mong thầy giúp đỡ chúng em hoàn thiện tập Chúng em xin chân thành cảm ơn! 45 46 ... lại đây, bus hệ thống đặt nhiều tên mới, chẳng hạn bus (main Bus) , bus xử lý (processor Bus) bus cục (local Bus) Tương tự , bus ngoại vi (bus I / O) có tên bus mở rộng (expansion bus) , bus ngoại... thuật PCI cung cấp tùy chọn cho tín hiệu 3,3 V, độ rộng bus 64 bit xung nhịp 66 MHz, PCI- X thường không hỗ trợ bo mạch chủ máy chủ Chỉ báo bus PCI thực phân xử bus nhiều thiết bị bus PCI Bất kỳ bus. .. cho bạn cách tiếp cận vấn đề ? ?Kiến Trúc PCI bus? ?? đơn giản hiệu Như nói trên, đề tài chúng em tiêu biểu số nhiều cách thức tiếp cận vấn đề ? ?Phân tích kiến trúc PCI bus? ?? thực có hiệu quả, mang lại

Ngày đăng: 25/07/2022, 22:25

Mục lục

  • 1.3 Mô hình hệ thống Bus

  • 2. Lịch sử phát triển của PCI Bus

  • 3. Các kiểu Bus PCI

  • 3.4.2.Chi tiết kĩ thuật của MINI PCI

  • 3.4.3.PC/104-Plus và PCI-104

  • 3.4.4.Các vật lý các biến thể khác

  • 3.6. Tín hiệu bus PCI

    • 3.6.1.Thời gian tín hiệu 

    • 3.6.3.Giai đoạn địa chỉ

    • 3.6.4.Các giai đoạn dữ liệu

    • 3.6.5.Kết thúc giao dịch 

    • Chương 4. Một số cấu trúc Bus và một số chuẩn Bus mở rộng

      • 4.1 MÁY PC/XT VÀ BUS PC

      • 4.2 MÁY PC/AT VÀ BUS ISA (Industry Standard Architecture)

      • 4.3 BUS EISA ( Extended ISA)

      • 4.4 BUS MCA (Micro Interface Architecture)

      • 4.5 BUS PCI (Peripheral Component Interconnect)

      • 4.6 BUS CỤC BỘ VL (VESA Local Bus)

      • 4.8 BUS NỐI TIẾP ĐA NĂNG (Universal Serial Bus)

Tài liệu cùng người dùng

  • Đang cập nhật ...

Tài liệu liên quan